集成计数器设计及应用.docVIP

  • 113
  • 0
  • 约1.06千字
  • 约 9页
  • 2016-05-12 发布于重庆
  • 举报
集成计数器设计及应用

江南大学物联网工程学院 实验报告 第 六 次实验 实验名称:集成计数器设计及应用 专业:计算机科学与技术 班级:___ ________ 姓名:____ ________ 学号:__ _____ 实验时间: 2011年12月8日 评定成绩;_________________ 报告审阅教师___________ 实验报告 实验名称: 集成计数器设计及应用 班级: 姓名: 学号: 试验时间:2011年12月8日 实验地点: 指导教师: 一、实验目的 熟悉集成计数器逻辑功能和各控制端作用。 掌握计数器的设计及应用方法。 二:实验仪器设备: 实验设备名称 规格型号 备注 74ls90 EWB软件实现 波形发生器 EWB软件实现 波形观察器 EWB软件实现 三、实验内容 1、集成计数器7490功能测试: 十进制计数。 二分频、五分频计数。 画出对应电路图及波形图。 2、用7490设计100进制计数器: (1)设计并画出计数器的电路图。 (2)在EWB中实现该电路,由CP端输入单脉冲,验证设计是否正确。 (3)画出四位计数器连接图并总结多级计数级连规律。 3、用7490设计7进制计数及45进制计数。 (1)分别设计并画出计数器的电路图。 (2)实现电路,并验证设计是否正确。 四、调试过程及结果: 1(1)十进制计数。 8421BCD计数器 5421BCD计数器 (2)二分频 (3)五分频 2.(1)用7490设计100进制计数器: (2)四位计数器级联: 8421BCD 规律:各计数器R01,R02,R91,R92均接地。(8421BCD):QA均接自身的CLKB,前级的QD接后级的CLKA,第一级的CLKA接CP信号。(5421BCD):QD均接自身的CLKA,前级的QA接后级的CLKB,第一级的CLKB接CP信号。 3、用7490设计7进制计数及45进制计数。 (1)7进制计数器: (2)45进制计数器: 实验总结: 这次实验让我对这章知识有了更深的了解,巩固课堂上所学的知识,同时也让自己复习了一遍书本知识,但也发现虽然通过这次实验学会了不少,但还不能说完全掌握,有待进一步提高。 教师评语: 签名:

文档评论(0)

1亿VIP精品文档

相关文档