- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术
实验指导书
适用于电子信息工程专业
QUARTUS II 8.1软件的使用
一、实验目的及要求:
练习使用QUARTUS II 8.1软件,掌握利用该软件进行简单EDA设计的基本流程;
完成一个通过拨码开关控制发光二极管亮灭的应用,实验结束后可独立完成思考题。
二、实验环境及器材:
微机(已安装授权的QUARTUS II 8.1软件)
EDA/SOPC实验开发系统
USB Blaster下载线一根
三、背景知识及操作流程:
QUARTUS II是ALTERA公司推出的EDA开发工具,其前身为MAX PLUS II,目前实验室安装的版本为8.1,利用该软件可进行对可编程逻辑器件的分析、综合、下载等设计。
EDA/SOPC实验开发系统是由北京百科公司生产的一套EDA实验系统,其核心芯片采用ALTERA公司的CYCLONE系列FPGA产品EP1C6Q240C8,同时配备了丰富的外部接口资源,可供学生进行EDA设计实验。
启动QUARTUS后的界面如图1所示,首先需要创建一个工程,具体操作过程如下:
图1 QUARTUS软件的启动界面
(1)点击File – New Project Wizard创建一个新工程,系统显示如图2。
图2 工程创建向导的启始页
(2)点击Next,为工程选择存储目录、工程名称、顶层实体名等,如图3所示;
(3)点击Next,若目录不存在,系统可能提示创建新目录,如图4所示,点击“是”按钮创建新目录,系统显示如图5所示;
(4)系统提示是否需要加入文件,在此不添加任何文件;
(5) 点击Next,进入设备选择对话框,如图6,这里选中实验箱的核心芯片CYCLONE系列FPGA产品EP1C6Q240C8;
(6)点击Next,系统显示如图7,提示是否需要其他EDA工具,这里不选任何其他工具;
(7)点击Next后,系统提示创建工程的各属性总结,若没有错误,点击Finish,工程创建向导将生成一个工程,这时软件界面如图8,在窗口左侧显示出设备型号和该工程的基本信息等。
图3 输入工程名称、存储目录
图4 提示是否创建新文件夹
图5 提示是否添加文件
图6 芯片型号选择
图7 提示是否利用其他EDA设计工具
图8 工程阐述汇总
至此工程创建好完成,一下进行具体的设计了,为实现用一个拨码开关控制一个LED亮灭的功能,可用VHDL编写一个程序实现,具体操作过程如下:
点击File-New创建一个设计文件,系统显示如图9;
图9 创建一个设计文件
选择设计文件的类型为VHDL File;
点击OK,系统显示如图10,窗口右侧为VHDL的编辑窗口。
图10 新建的一个VHDL源文件的编辑窗口
在编辑窗口中编辑以下程序:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity test is
Port ( led:out std_logic;
key:in std_logic
);
end test;
architecture Behavioral of test is
begin
led = key;
end Behavioral;
(5)输入程序后,存盘,如图11所示:
图11 存盘
点击Processing-Start Compilation编译该文件,系统将开始编译,结束后,给出提示信息和编译结果,如图5-12所示:
图12 编译结果显示
建立时序仿真文件图点击Assignment-Pins进行引脚分配,实验箱上拨码开关和LED对应的引脚分别为58和98,分配结果如图所示。
图 引脚分配
参照步骤(5)重新编译系统,系统将生成FPGA配置文件,在编译过程中若显示警告可不理会;
准备下载,注意打开实验箱电源,并连接下载电缆;
点击Tools-Programmer将配置文件下载到FPGA,系统显示如图所示,注意选择下载模式为JTAG,若下载线硬件显示“No Hardware”(如图所示),则点击Hardware Setup按钮,系统显示如图,双击USB-Baster,设定其为当前选定硬件,再点Close返回。
图 下载界面
图 下载线配置
这时,系统界面如图,选中Program/Configure,点击Start,将配置文件下载到FPGA。
图 配置好下载电缆的下载界面
观察实验效果,尝试开关拨码开关K1,发光二极管D1-1将随之亮灭。
1)了解计数器的工作原理;
2)用VHDL语言编写60进制计数器,通过设计熟悉EDA开发的基本流程熟悉Quartu
您可能关注的文档
最近下载
- 20171017_宁波新世界明楼项目汇报文件.pptx VIP
- (人教PEP版2024)英语五年级上册 Unit2 大单元教学设计.docx VIP
- 劳务合同模板2025.docx VIP
- 高性能探针卡生产线项目规划设计方案.docx
- 2024年秋新沪科版物理八年级上册 第五章大单元整体设计 教学课件.pptx VIP
- 数字赋能乡村治理的实践探索与优化路径——以晋南S村为例.pdf
- 《道路运输管理实务》第2版综合测试题.docx VIP
- 《人工智能导论》课件.ppt VIP
- 第一章 大学生心理健康教育.pdf VIP
- 《铁路线路养护与维修》课件全套 模块1、2 基础知识;普速铁路线路工务作业.pptx
文档评论(0)