- 8
- 0
- 约1.28万字
- 约 16页
- 2016-06-07 发布于贵州
- 举报
系 别 化学与生物工程学院 专 业 食品科学与工程 年 级 2010级 ××××× 学 生 姓 名 ×××
基于单片机数字频率计
摘 要
本文设计的数字频率计。:AT89S52 ;频率计
1 前言
单片机以其功能强、体积小、可靠性高、造价低和开发周期短等优点,为在实时检测和自动控制领域中广泛应用的器件,在工业生产中为必不可少的器件,尤其是在日常生活中发挥的作用也越来越大。读数直观数字准确功耗低体积小质量轻的优点解决了现有技术中各种数字仪表由外加干电池供电,不能连续在电路中工作的问题,频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。2 方案设计
2.1功能要求
(1)(2)300mv。
(3)Fx=1Hz~10MHz(4)10s,基频为1MHz时,测频可能产生的误差≈10-7。
2.2方案论证
(1)控制设计
方案一:使用FPGA芯片,应用标准化的硬件描述语言VHDL的数据类型,结构模型层次化,利用丰富的数据类型和层次化的结构模型,可对复杂的数字系统进行逻辑设计
原创力文档

文档评论(0)