- 0
- 0
- 约5.72千字
- 约 15页
- 2017-06-11 发布于辽宁
- 举报
本科毕设论文-知识竞赛抢答器设计
毕业设计(论文)
题目名称:知识竞赛抢答器设计
院系名称:
班 级:
学 号:
学生姓名:
指导教师:
2014年 3 月
知识竞赛抢答器设计
Design knowledge contest Responder
院系名称:
班 级:
学 号:
学生姓名:
指导教师:
2014 年 3 月
摘要
学校、工厂、军队、电视台等越来越多的单位里在开展活动时注重知识的竞赛,抢答器成了不可少的工具。目前市场上存在多种类型的抢答器,很多都是早期设计的,主要是采用模拟电路、数字电路或者模数混合电路的产品。随着市场对功能需求的增加,以单片机、CPLD、FPGA、PLC 等为核心的抢答器开始投入研究和进入市场。以往基于PLC 设计的抢答器功能比较简单,对选手犯规的可能性研究不深入,也没有考虑答题时间的限制。本设计总结实际比赛的经验,对选手犯规的可能性进行了全面的考虑,并增加答题倒计时功能。本设计以PLC 为控制核心,利用PLC 输入信号电压为24V,克服了以往抢答器信号衰减的缺点;并通过信号比较实验证明该设计具有良好的稳定性和广泛的应用性,保证了竞赛的公正、公平、公开。
关键词:PLC;八路知识竞赛抢答器;数码倒计时显示;I/O分配
目 录
目 录 1
摘 要 2
第 1 章
原创力文档

文档评论(0)