时序逻辑电路(分析与设计)分析.pptVIP

  • 39
  • 0
  • 约1.6万字
  • 约 92页
  • 2016-06-13 发布于湖北
  • 举报
1.根据逻辑图写出时序电路的输出方程和各触发器的激励方程。 2.列时序电路的状态转移表(状态转移真值表由电路的输入、电路的现态、激励函数、次态和输出函数组成。) 3.根据时序电路的状态转移表,画出壮态图和时序波形图。 4.分析电路的逻辑功能。 例6 分析图所示的同步计数器。 (3)作状态表和状态图。 例7分析图 所示的同步时序电路。 状态图 例8 分析图所示的时序电路。 状态表 例 9 分析图所示的同步时序电路 同步时序逻辑电路的分析举例 例11:试分析图6.2.2所示的时序逻辑电路。 (3)写出JK触发器的特性方程,然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程: (4)作状态转换表及状态图 ①当X=0时:触发器的次态方程简化为: ②当X=1时:触发器的次态方程简化为: 输出方程简化为: 根据状态表或状态图,可画出在CP脉冲作用下电路的时序图。 若用D触发器实现,画出电路的次态和输出卡诺图。 画逻辑图。 根据驱动方程和输出方程,画出逻辑图。 检查能否自启动。 若选择相容类(A,B,C)和(D,E),作闭覆盖表如表所示,可发相容类集合 满足覆盖、闭合和最小这3个条件。命A′(A,B,C),B′=(C,E),作出最小化状态表 。 AB BC DE C E D C B

文档评论(0)

1亿VIP精品文档

相关文档