高速模数转换器的相位不平衡测试 .docVIP

  • 3
  • 0
  • 约1.33万字
  • 约 7页
  • 2016-06-21 发布于重庆
  • 举报
高速模数转换器的相位不平衡测试

高速模数转换器的相位不平衡测试 相位不平衡反映高速模数转换器对偶次阶失真的抑制程度,了解这一参数有助于了解模拟输入网络设计中的权衡因素。   使用高速 ADC(模数转换器)进行产品开发时,或者评估这些器件以便用于设计时,必须注意ADC的输出谐波。ADC通常使用差分输入,使共模噪声和失真降至最低, 但只有在平衡和对称的情况下,这些输入才能发挥最大效用。可以使用一个由两个RF信号发生器和一个振荡器组成的测试系统,来测量差分不平衡对ADC输入的 影响。   当ADC的差分模拟输入由于驱动错相而变得不平衡时,器件输出中的偶次阶失真会提高。下面说明如何测量高速ADC的谐波性能,以便了解差分不平衡的影响。   1 测试设置    测试设置(如图1所示)使用两个RF信号发生器驱动2 MHz至300 MHz频率范围的ADC模拟输入。必须使信号发生器的参考频率彼此锁定,这样有助于限制相位随时间变化而发生的非预期漂移。每个信号发生器的输出均通过一 个低通滤波器,低通滤波器连接到一个双路低损耗分路器,从而可以利用示波器来观察差分信号。各输入端应使用相同制造商和型号的低损耗分路器。为了使用 ADC,需要一个评估板。此外,分路器前应使用两个相同制造商和型号的低通滤波器或带通滤波器,以便限制来自信号发生器的宽带噪声。 ? 图1 用于测量相位不平衡的测试设置    一致的模拟信号路径可以将测量误差降至最小。分路

文档评论(0)

1亿VIP精品文档

相关文档