计算机组成原理9剖析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
解答 每秒DMA的传输次数为 2MB/4KB=500 每次辅助操作所需的时钟周期数为 1000+500=1.5K次 每秒DMA辅助操作所需的时钟周期数为 1.5K*500=750K=0.75M DMA辅助操作所占的时间比率为 0.75/50=1.5% 返回首页 2. DMA 接口与系统的连接方式 DMA 接口1 DMA 接口2 DMA 接口n CPU … 主存 DMA响应 I/O总线 数据线 地址线 DMA请求 (1) 具有公共请求线的 DMA 请求 返回首页 (2) 独立的 DMA 请求 DMA 接口1 DMA 接口2 DMA 接口3 CPU 主存 DMA响应1 DMA请求1 DMA响应2 DMA请求2 DMA响应3 DMA请求3 I/O总线 数据线 地址线 返回首页 3. DMA 方式与程序中断方式的比较 (1) 数据传送 (2) 响应时间 (3) 处理异常情况 (4) 中断请求 (5) 优先级 中断方式 DMA 方式 程序 硬件 指令执行结束 存取周期结束 能 不能 低 高 传送数据 后处理 返回首页 四、DMA 接口的类型 1. 选择型 控制状态寄存器 数据缓冲寄存器 主存地址寄存器 时序电路 字计数器 DMA接口 CPU 主存 设备 1 设备 2 设备 n 选 择 线 . . . 系统总线 返回首页 2. 多路型 设备 设备 设备 DMA 接口 CPU 主存 … 链式 设备 设备 设备 DMA 接口 CPU 主存 … 独立请求式 返回首页 3. 多路型 DMA 接口的工作原理 T4 T6 T7 T2 为磁盘 服务 T5 T8 T3 为磁带 服务 为打印 机服务 T1 5μs DMA 请求 打印机 t DMA 请求 DMA 请求 DMA 请求 45μs 磁带 t DMA 请求 DMA 请求 DMA 请求 DMA 请求 30μs 磁盘 t 返回首页 练习 1、在I/O系统中,不设置输入输出指令就可实现对外围设备的数据传送操作,是因为其采用了______。 A 隐式编址方式 B. 单独编址方式 C. 与内存统一编址方式 D. 与通用寄存器一起编址方式 2、中断向量地址是:______。 A 子程序入口地址 B 中断服务程序入口地址 C 中断服务程序入口地址的指示器 D 中断返回地址 3、下述情况中_________会提出中断请求。 A.产生存储周期“窃取” B.一次I/O操作结束; C. 两数相加结果溢出 D.上述各项 4、CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了___。 A 能进入中断处理程序,并能正确返回源程序 ; B 节省主存空间 ; C 提高处理机速度 ; D 易于编制中断处理程序 ; 返回首页 ? 5、DMA 方式与中断方式的比较:从数据传送来看_________方式靠程序传送,___________方式靠硬件传送;从CPU相应时间看,程序中断方式是在______________时响应,而DMA方式是在____________。 6、DMA传送操作是指直接发生在 和 之间的操作。 7、I/O的编址方式有哪些?简述其特点。 8、在I/O系统中试比较程序直接控制方式与程序中断方式的优缺点。 返回首页 * * * * * * * * * * * * * * 500次 预处理 500k 后处理 250k * 设备选择电路 DBR D Q 数据线 启动命令 地址线 SEL 输入数据 启动设备 设备工作 结束 1 Q Q D INTR B Q Q MASK 设备编码器 排队器 中断查询 来自高一级 的排队器 至低一级 的排队器 向量地址 中断响应 INTA 中断请求 命令译码 程序中断方式接口电路的基本组成 第9章 输入输出(I/O)接口 9. 3 中断系统 * 9.3.1 中断的处理过程 在处理中断的过程中,可能有新的、优先级更高的中断请求到来。当这种现象发生时,若允许CPU暂停现行的中断服务程序,转去处理新的中断请求,这种现象称为多重中断或中断嵌套,否则为单重中断。 CPU并不能区分中断请求信号的优先级,无论是哪个中断源发来的中断请求信号,在CPU看来都是一样的。实现多重中断的关键是在保护完现场后,开中断。 返回首页 多重中断的概念 k l m k +1 l

文档评论(0)

三四五 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档