- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
铜陵学院数字电子技术第4章习题解答
铜陵学院 数字电子技术 石建平
第4章习题解答
4-1 写出图T4-1电路的输出函数式,证明a、b有相同的逻辑功能。
解4-1 Y1= A B +A B ; Y2=( A+B)(A +B )= AB +A B =Y1
4-2 试写出图T4-2所示逻辑电路的输出函数式并化简,指出电路的逻辑功能。
解4-2 由图T4-2写电路的输出函数式并化简得
(JT4-2)
由JT4-2式可知,电路实现的是二变量同或功能。
4-3 图T4-3是一个选通电路。M为控制信号,通过M电平的高低来选择让A还是让B从输出端送出。试写逻辑电路的输出函数式并化简,分析电路能否实现上述要求。
解4-3 由图T4-3写电路的输出函数式并化简得
(JT4-3)
由JT4-3式可知,电路能够实现选通要求,当M=1时,Y=A;当M=0时,Y=B。
4-4.用与非门设计一个四人表决逻辑电路,结果按“少数服从多数”的原则决定。
解4-4
(1)列真值表
设四个人的意见为变量A、B、C、D,表决结果为函数Y。按正逻辑给变量赋值:同意为“1”,不同意为“0”;提案通过为“1”,没通过为“0”,所列真值表如表JT4-4所示。
(2)写输出逻辑函数式
由表JT4-4可写输出逻辑函数式
(JT4-4a)
(3)化简
填卡诺图,如图JT4-4(a)所示合并最小项,得最简与—或式
(JT4-4b)
(4)画逻辑电路图
将式JT4-4(b)转换成与非—与非式
(JT4-4c)
按式JT4-4(c)用与非门画逻辑电路图,如图JT4-4(b)所示。
4-5 某汽车驾驶员培训班进行结业考试,有A、B、C三名评判员,其中A为主评判员,B、C为副评判员。在评判时,按少数服从多数的原则通过,但主评判员认为合格也可通过。试列真值表,写输出逻辑函数式并化简为最简与或式,画逻辑电路图。
解4-5 (1)真值表如表JT4-5所示
(2)写输出逻辑函数式
由表JT4-5可写输出逻辑函数式
(JT4-4a)
(3)化简
填卡诺图,如图JT4-5(a)所示合并最小项,得最简与—或式
(JT4-4b)
(4)画逻辑电路图
逻辑电路图如图JT4-5(b)所示。
4-6 试设计一个三变量判奇逻辑电路。当三变量ABC中有奇数个1时,电路输出为1,否则为0。要求列真值表;写输出逻辑函数的最小项之和函数式;用与非门画逻辑图。
解4-6
(1)列真值表。所列真值表如表JT4-6所示。
(2)写输出逻辑函数式
(JT4-6a)
(3)画逻辑电路图
因为要求用与非门画逻辑电路图,所以先将式JT4-6转换为与非—与非式
(JT4-6b)
根据JT4-6(b)画电路图,如图JT4-6所示。
4-7 试用基本门设计一个组合逻辑电路,该电路输入端接收两个两位二进制数M、N,当M>N时,电路输出Y=1,否则Y=0。
解4-7 令两个两位二进制数分别为M=AB,= CD。
(2)填卡诺图化简。如图JT4-7(a)所示,化简结果为
(JT4-7)
(3)画逻辑电路图。
根据式JT4-7画与或逻辑图如图JT4-7所示。
4-8 试用与非门设计一个组合逻辑电路,该电路有两个输入端A、B,一个功能控制端M,当M=0时,电路实现同或功能;当M=1时,电路实现异或功能。
解4-8
(1) 列真值表。所列如表JT4-8所示。
(2)写输出逻辑函数
由真值表可写输出逻辑函数式:
(JT4-8a)
式JT4-8不可再化简。此函数的与非—与非式为
(JT4-8b)
(3)画逻辑电路图
用与非门按式JT4-8(b)画电路图,如图JT4-8所示。
4-9 试用3/8译码器74LS138设计4-8题的逻辑电路。
解4-9题
4-9题的真值表如表JT4-8所示(此处略)。由真值表写输出函数式如式JT4-8(a)。用3/8译码器实现此函数时,附加一个4输入与非门即可,电路如图JT4-9所示。
4-10 试用两片3/8译码器74LS138扩展为4/16译码器,不准附加门电路。要求画出电路图,在图中标出四个输入端和十六个输出端。
解4-10 连接电路如图JT4-10所示。当输入代码的最高位A3=0时,(1)片的使能端,(1)片被选中,能将依次从端译出;当输入代码的最高位A3=1时,(2)片的使能端,(2)片被选中,能将依次从端译出,从而,实现了
文档评论(0)