- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
硬件描述语言实验报告四位加法器
硬件描述语言实验:四位加法器实验
——实验报告
姓名:
学号:
班级:
时间:
实验名称:四位加法器实验
实验目的:进一步练习VHDL语言设计工程的建立与仿真的步骤和方法、熟悉VHDL语言基本设计实体的编写方法。
实验环境:PC个人计算机、Windows XP操作系统、Quartus II集成开发环境软件。
设计要求:设计一个四位加法器,实体名称为“adder4”,其引脚与功能分别如下表。
adder4:
端口模式
端口名
数据类型
功能逻辑表达式
说明
in
(输入)
a
std_logic_vector
(3 downto 0)
加数
b
加数
ci
std_logic
低位进位
out
(输出)
s
std_logic_vector
(3 downto 0)
s(0) = a (0) xor b(0) xor ci
c0= (a(0) and b(0)) or (a(0) and ci) or (b(0) and ci)
…
和
co
std_logic
co= (a(3) and b(3)) or (a(3) and c2) or (b(3) and c2)
高位进位
adder4_2:
端口模式
端口名
数据类型
说明
in
(输入)
a
std_logic_vector(3 downto 0)
加数
b
加数
ci
std_logic
低位进位
out
(输出)
s
std_logic_vector(3 downto 0)
和
co
std_logic
高位进位
adder4_3:
端口模式
端口名
数据类型
说明
in
(输入)
A
std_logic_vector(3 downto 0)
加数
B
加数
Ci
std_logic
低位进位
out
(输出)
S
std_logic_vector(3 downto 0)
和
Co
std_logic
高位进位
附:
其中adder4_3中的实验要求应用一位全加器按如下电路图通过结构描述方式构造四位加法器。
实验步骤:
建立工程:首先新建一个工程名为“adder4”的文件夹,其次在Quartrus II中新建同名的的工程,最后新建一个VHDL file的空白页面。
编辑代码:
adder4:
设置三个信号变量:
signal c0,c1,c2 : std_logic;
使s的每一位都为a、b对应位上以及低进位的异或:
(每一位都类似一位全加器,如0+1=1,0与1取异或结果也是1)
s(0) = a(0) xor b(0) xor ci;
使信号变量代表的中间低进位为a、b以及低进位两两取并再取或:
(如若低进位ci=0,a、b都等于1,a+b=1+1=0,进位是1,则1与1取并为1,1与0取并为0,1与0取并为0,1、0、0取或为1,及得到进位结果也是1)
c0 = (a(0) and b(0)) or (a(0) and ci) or (b(0) and ci);
……
同上,高进位取a、b最高位之和的进位即可:
co = (a(3) and b(3)) or (a(3) and c2) or (b(3) and c2);
举例:ci=0,a=0101(=5),b=1001(=9),s=1110(=14),从最低位看起,,s(0)=0xor1xor1=0,c0=(0and 1) or(0and1)or(1and 1)=1,以此类推,即可得到s的值
adder4_2:
在文件头部位添加库,才可使用“+”:
use ieee.std_logic_unsigned.all;
adder4_3:
③ 编译及修改错误:(sart compilation,若有错误则查看错误信息,不懂的意思可以在百度翻译中翻译得到,然后修改对应位置的错误代码)
④ 建立仿真波形并仿真:
⑤ 根据仿真结果分析设计是否正确:设置好a、b、ci的波形后,点击start simulation 按钮生成完整的结果波形图,并进行分析,看与编辑的硬件所对应的情况是否符合。
实验电路图:
代码编译完成后,点击sart compilation,若有错误修改错误,没有点击Tools-NetlistViewers-RTLViewer显示出代码对应的电路图
adder4:
adder4_2:
adder4_3:
实验仿真:
adder4:
adder4_2:
adder4_3:
仿真结果及分析:
adder4:
5+9=14,所以co=0,s=14;仿真结果符合
13+9=22,所以co=1,s=6;仿真结果符合
8+9=17,所以co=1,s=1;仿真结果符合
8+15=23,所以co=1,s=7;仿真结果符合
15+0=15,所以co=0,s=15;仿真结果符合
根据
文档评论(0)