- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
二或门电路的设计
二或门电路的设计
实验目的
熟悉Schematic,Virtuoso设计环境,掌握或门电路原理图输入方法。
熟悉仿真参数设置,掌握仿真步骤
掌握画版图步骤,了解版图设计规则
掌握版图的验证。
实验内容
2.1原理图设计
①建立库文件
在CIW窗口中建立or库文件与or视图,打开电路原理图设计窗口。
②添加元件
在gpdk180中选择3个pmos和3个nmos,在analoglib库中选择vcc和gnd各一个,按图1添加所需文件。
③连线:按图1完成连线。
图1 二或门电路原理图
④添加输入pin为A,B;输出pin为Y。
⑤检查
检查电路结构与连线如图1所示,使用Check and Save图标进行差错修改并保存。
2.2二输入或门仿真
仿真电路如图1所示。对输入信号进行设值。
A输入信号设值如图2所示:
图2 Setup Analog Stimuli窗口
B输入信号设值如图3所示:
图3 Setup Analog Stimuli窗口
电源电压设置如图4所示:
图4 Setup Analog Stimuli窗口
对二输入或门进行瞬态分析,仿真设值窗口如图5所示:
图5 Choosing Analyses窗口
输出显示信号在原理图中选择A、B、Y三端。如图6所示:
图6 Analog Design Environment 窗口
运行仿真,仿真曲线如图7所示:
图7 或门tran仿真曲线
2.3或门版图设计
启动版图设计环境Virtuoso layout Editor,完成or版图设计。
①创建视图
在CIW窗口中建立Design库的or视图,打开Virtuoso layout Editor设计窗口。
②添加元件
选择并添加3个pmos和3个nmos的单元版图。
③布局布线
参考电路结构的特点,直接调用设计好的单元版图,按照MOS管版图设计规则,考虑所有布线所需要的几何尺寸以及所在的版层,可以选择先画出或非门版图,再画反相器版图,然后再将两者相连从而完成布线。
④按照电路图1进行连线检查,连线无误后保存。
二输入或门版图如图8所示图8 二输入或门版图
2.4版图后仿真
①DRC验证
在“Layout Editing”窗口点击“Verify”→“DRC...”,弹出“DRC”验证窗口,不做何改动,直接点击OK得到图9所示界面。图9 CIW窗口
②Extract(参数提取)
点击“Verify”→“Extract...”,弹出“Extract”窗口,不需要作何改动,直接点击ok。
③LVS验证
在版图编辑窗口下,点击Verify→LVS,如图10所示设值各项
图10 LVS窗口
设值完点击运行,弹出Analisis Job Succeeded窗口,如图11所示
图11 Analysis Job Succeeded窗口
在图10窗口下点击可查看输出结果,如图12:
图12 输出结果
从图12中科看出,LVS无错误。版图验证通过。
文档评论(0)