数字电路基础_D06-03可编程逻辑阵列.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路基础_D06-03可编程逻辑阵列

6.3可编程逻辑阵列 可编程逻辑阵列(Programmable Logic Array,PLA)是指PLD器件内部的与阵列和或阵 列都可以编程。根据逻辑函数的最简与或式,PLA中的与阵列经编程产生所需的全部与项 (与项的数量远远小于最小项的数目),PLA中的或阵列经编程完成相应与项间的或运算并产 生输出。 PLA的存储单元结构和PROM、UVEPROM中的存储单元一样,编程的方法和原理也相同。 [例6-3-1] 用PLA实现4位二进制码到格雷码的转换。 解:4位二进制码转换到格雷码的真值表如表6-1-3所示。利用卡诺图化简,得到最简与或式: 式中共有7个与项,画出PLA的阵列结构如图6-3-l 用ROM实现4位二进制码到格雷码的转换时,ROM 的输入地址和存储的信息之间有着一一对应的关系。给出一个地址,就能选中一个字,并读出一个字长的信息。它的与阵列必须是产生2n个输出的译码器。利用PLA实现组合逻辑时,把逻辑表达式写成最简与一或式,与阵列的内容不是固定的,而是根据与项的多少来决定,与顶的个数<2n,利用PlA实现组合逻辑时,可以减小芯片面积,提高芯片的利用率。 PLA不仅可以实现组合逻辑,在与阵列和或阵列的基础上增加触发器,还可以构成时序PLA器件。其设计方法同第五章介绍的时序电路设计方法。下面举例说明。 [例6-3-2] 用PLA实现串行全加器。 解 :全加器的真值表如表6-3-1表6-3-1所示。 A、B为两个由低向高串行输入的二进制数,Ci-l为进位数,Ci为向高位的进位数,S为和数、串行输出。可求出输出函数的表达式 十A豆己二十ABCh 由于Ci是向高一位的进位数,需要等到高一位数采到后,才和它们相加,C要通过延时单元。故选用D触发器,使D=Ci,Q=Ci-1。CP与A、B的串行移位同步。 PLA的阵列结构如图6-3-2所示 电路的功能越复杂,采用PLA设计的优点越明显。但由于PLA是PLD的早期产品(20世纪70年代中期推出),缺少高质量的支撑软件,没有编程工具,器件价格较高,所以PLA没有像PAL和GAL那样得到广泛的应用。

文档评论(0)

zhanghc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档