- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的数字时钟-本科毕业论文
青岛农业大学
毕 业 论 文(设计)
题 目: 基于FPGA的数字时钟设计
姓 名: 赵晓杰
学 院: 机电工程学院
专 业: 农业电气化与自动化
班 级: 2008.01
学 号:
指导教师: 赵艳华
2012年6月18日
毕业论文(设计)诚信声明
本人声明:所呈交的毕业论文(设计)是在导师指导下进行的研究工作及取得的研究成果,论文中引用他人的文献、数据、图表、资料均已作明确标注,论文中的结论和成果为本人独立完成,真实可靠,不包含他人成果及已获得青岛农业大学或其他教育机构的学位或证书使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示了谢意。
论文(设计)作者签名: 日期: 年 月 日
毕业论文(设计)版权使用授权书
本毕业论文(设计)作者同意学校保留并向国家有关部门或机构送交论文(设计)的复印件和电子版,允许论文(设计)被查阅和借阅。本人授权青岛农业大学可以将本毕业论文(设计)全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存和汇编本毕业论文(设计)。本人离校后发表或使用该毕业论文(设计)或与该论文(设计)直接相关的学术论文或成果时,单位署名为青岛农业大学。
论文(设计)作者签名: 日期: 年 月 日
指 导 教 师 签 名: 日期: 年 月 日目 录
摘 要 I
Abstract II
1 绪 论 1
1.1研究问题背景和现状 1
1.2研究目的及意义 1
1.3设计内容及目标 2
1.3.1研究内容 2
1.3.2研究目标 2
2 系统设计方案 3
2.1控制方案的选择 3
2.2时钟电路的选择 3
2.3校时控制电路的选择 3
2.4显示电路的选择 4
3 系统电路总体设计 5
3.1系统设计总体框图 5
3.2电源供电电路设计 5
3.2.1外围电路电源设计 5
3.2.2芯片电源电路设计 6
3.2.3电源滤波电路 6
3.3 FPGA芯片及其引脚 7
3.4 JTAG下载配置电路设计 8
3.5 时钟信号电路设计 9
3.6 复位电路 9
3.7 键盘电路设计 10
3.8人机显示电路 10
3.9 整点报时电路设计 11
4 FPGA内部程序设计 12
4.1 分频器的程序设计 12
4.2 秒计数器程序设计 13
4.3 分计数器程序设计 15
4.4 小时计数器程序设计 16
4.5 日计数器程序设计 16
4.6 月计数器程序设计 17
4.7 年计数器程序设计 18
4.8 键盘控制程序设计 19
4.9 LCD1602程序设计 20
4.10 顶层文件设置及编译下载 21
5 总 结 22
5.1 结论 22
5.2 设计中遇到的问题 22
参考文献 23
致 谢 24
附录: 25
附录1 最小系统及配置电路图 25
附录2 系统外围电路图 26
附录3 系统设计程序 27
附录4 顶层原理图及引脚设置 43
基于FPGA的数字时钟设计
摘要
利用FPGA器件设计数字电路,不仅可以将时钟的硬件电路和设计流程简化,而且可以减小本设计系统的期成本与模块体积,提高了系统的稳定性,缩短设计周期本设计采用EP1K10TC100-1芯片作为控制CPU,整个系统采用VHDL语言,MHZ的晶振产生时钟脉冲,用VHDL语言设计分频器获得秒信号及其他时钟信号,经过计数器分别对年、月、日、时、分、秒的控制逻辑累加形成计数模块,并通过独立键盘对计数模块进行调整以达到调时间的目的,系统通过1602液晶显示输出。系统利用Quartus II软件进行程序软件的编译、仿真、引脚设置、总线接口及配置、下载来完成整个设计。
关键词:数字时钟;FPGA;VHDL语言
Design of igital Clock Based on FPGA
Abstract
Using FPGA component to design digital circuit not only may sim
您可能关注的文档
- 房地产上公司股权结构与经营绩效的相关性研究-本科毕业论文 .doc
- 仿真awgn信道下的64qam传输系统-大学毕业论文.doc
- 房屋销售管理系统的设计与实现---大学毕业设计论文.doc
- 纺织-大学公共租赁房勘察设计专科-本科毕业论文 .doc
- 非法集资犯罪研究-本科毕业论文.doc
- 范各庄煤矿180wt-初步设计-方案书--大学毕业设计方案.doc
- 风冷式电力变压器温度监控系统设计(-本科毕业论文(设计)).doc
- 非局域孤子的分裂-大学毕业论文.doc
- 风冷式电力变压器温度监控系统设计(-本科毕业设计论文).doc
- 弗氏柠檬酸杆菌tpl基因的体外扩增-本科毕业论文.doc
- 基于fpga的直接数字频率合成器的设计论文-本科毕业设计论文.doc
- 基于fvcom的连云港海域泥沙模拟实验-本科毕业论文.doc
- 基于fpga技术的电子相册设计---大学毕业设计.doc
- 基于gprs的高校机房远程监控终端设计与实现-毕业论文.doc
- 基于gps的精确电子日历设计--大学毕业设计论文.doc
- 基于gsm的家庭防盗报警系统的设计与实现---大学毕业设计论文.doc
- 基于j2ee网上购书系统的设计与实现-本科毕业论文(设计).doc
- 基于htri的冷凝器优化设计论文-大学毕业设计论文.doc
- 基于j2ee的简历投递管理系统的设计与实现-大学毕业设计论文说明书.doc
- 基于j2ee网上购书系统的设计与实现-本科毕业设计论文.doc
最近下载
- 招投标合规指引之招标常见问题(第一期).pdf VIP
- 2025版建筑行业临时用工合同范本(2025版).docx
- 痛风性关节炎-课件.ppt VIP
- 人教版二年级上册数学全册教学设计(配2025年秋新版教材).docx
- 2024年《高等教育心理学》教师岗前培训考试复习题库(含答案).docx VIP
- 四川省成都市双流区2024年小升初语文试卷 附解析.doc VIP
- Module4Unit1Willyoutakeyourkite?(教学设计)-英语四年级下册.docx
- 新闻编辑学 (第四版).pptx VIP
- 四川省成都市双流区2024年小升初语文试卷 附解析 .pdf VIP
- (人教2019版)化学必修第一册 全册大单元教学设计.docx
文档评论(0)