数字电容测试仪1.docVIP

  • 7
  • 0
  • 约4.33千字
  • 约 12页
  • 2017-05-12 发布于河南
  • 举报
数字电容测试仪1

1课程设计目的 在日常的电路工程或者是电路试验中,电容是一个最常见的元器件,实际应用中,对电容的电容值的准确度要求也是很高的。在实际操作中,对电容的测量存在许多麻烦,数值的表现也不够直观。为此,我们查阅资料,根据所学的知识,设计了一个数字电容测试仪,只要接入被测电容,打开开关以后,就能直接在屏幕上显示出电容的大小,方便在以后的实验中对电容的使用。 2 课程设计指标 (1) 被测电容的容量在0.01至100范围内。 (2) 设计测量量程。 (3) 用2位数码管显示测量结果,测量误差小于20%。 (4) 相应时间不超过2s。 3 课程设计原理 3.1 设计原理框图 3.2 方案设计 利用单稳态触发器或电容器充放电规律等,可以把被测电容的大小转换成脉冲的宽窄,即控制脉冲宽度 Tx严格 与 Cx成正比.只要把此脉冲与频率固定不变的方波即时钟脉冲相与,便可得到计数脉冲,把计数脉冲送给计数器计数,然后再送给显示器显示 .如果时钟脉冲的频率等参数合适,数字显示器显示的数字 N便是 Cx的大小。之所以选择该方案是考虑到这个方案不仅设计比较容易实现,而且必要时还可以扩展量程,更重要的是该方案设计出来的数字测试仪测量的结果比较精确。 3.3 模块介绍 3.3.1 控制器电路 控制器的主要功能是根据被测电容 Cx的容量大小形成与其成正比的控制脉冲宽度 Tx.图2所示为单稳态控制电路的原理图.该电路的工作原理如下: 当被测电容 Cx接到电路中之后,只要按一下开关 S,电源电压Vcc 经微分电路、和反向器,送给 555定时器的低电平触发端2一个负脉冲信号使单稳态触发器由稳态变为暂稳态,其输出端3由低电平变为高电平.该高电平控制与门使时钟脉冲信号通过,送入计数器计数.暂稳态的脉冲宽度为Tx=1.1RCx.然后单稳态电路又回到稳态,其输出端3变为低电平,从而封锁与门,停止计数。可见,控制脉冲宽度 Tx与RCx成正比.如果R固定不变,则计数时钟脉冲的个数将与Cx的容量值成正比,可以达到测量电容的要求。 由于设计要求 ,Cx的变化范围为 1—999,且测量的时间小于2s,即 Tx2s,也就是 Cx最大(999)时 Tx2s,根据 Tx=1.1RCx可求得 : 取R=1.8K.微分电路可取经验数值,取=1K,=10K,=l。 3.3.2 时钟脉冲发生器 这里选用由555定时器构成的多谐振荡器来实现时钟产生功能。电路原理图及其输出波形如图 3所示。 振荡波形的周期为: 其中 , 占空比为: 因为时钟周期 是在忽略了555定时器6脚的输入电流条件下得到的,而实际上 6脚有10的电流流入.因此,为了减小该电流的影响,应使流过的电流最小值大于10。又因为要求 Cx =999时,Tx=2s,所以需要时钟脉冲发生器在 2s内产生 999脉冲.即时钟脉冲周期应为T=2ms.即: 如果选择占空比q=0.6,即 q= =0.6 由此可求得: 取=0.1,则 : = 11.43K =-5.713K. 取标称值:=5.6K,=12K. 最后还要根据所选电阻、的阻值,校算流过、的最小电流是否大于 10uA .从图可以看出,当上电压达到时,流过、的电流最小,为: =95uA 振荡周期: 可见所选元件基本满足设计要求.为了调整振荡周期,可选用5.6K的电位器. 3.3.3 计数和显示电路 由于计数器的计数范围为1—999,因此需要采用 3个二——十进制加法计数器.这里选用 3片74LS160级联起来构成所需的计数器.一片74LS160和数码管连接如下图: 三片74LS160和三个数码管连接出来的显示图如下图: 4 设计的步骤和过程 4.1 设计制作的过程 (1) 查阅资料,了解数字电容测试仪的基本工作原理和工作原理电路图,把整体电路图分解成一个个单独的模块。 (2) 通过查阅集成块的参考书,了解各个模块中的集成块的构造就作用,对集成块的使用方法已经集成块的输入输出端以及集成块的进制有一定得了解。 (3) 通过网络,下载EWB(Electronics Workbench)软件,通过网络教程对软件的使用方法进行学习,初步学会通过该软件设计电路图。 (4) 根据整体电路的要求,设计出各个部分模块的电路,通过示波器的检查,确保各个模块正常工作。 (5) 把设计好的各个模块组装成整体的电路,并且根据设计指标进行调试,知道出现预期结果为止。 4.2 时钟及控制信号的关系等 由于利用单稳态触发器或电容器充放电规律等,可以把被测电容的大小转换成脉冲的宽窄,即控制脉冲宽度 Tx严格 与 Cx成正比。因此,只要把此脉冲与频率固定不变的方波即时钟脉冲相与,便可得到计数脉冲,把

文档评论(0)

1亿VIP精品文档

相关文档