- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VHDL的I低通数字滤波器设计
基于VHDL的FIR低通数字滤波器设计
摘要:根据FIR低通数字滤波器的原理与滤波特性,通过MATLAB/Simulink软件模拟一定性能的FIR滤波器频率响应与抽头系数,用VHDL语言设计和仿真压电直线微电机控制系统中的FIR低通数字滤波器,实现用软件描述硬件的动作及其功能。
关键词: VHDL; MATLAB; FIR数字滤波器; 仿真
Designing FIR low-pass digital filter based on VHDL
LIN HUAIWEI, LIU RENXIN, SUN YUEGUANG,ZHOU HUAMAO
(1.2.4 Faculty of Engineering, Jiangxi Agricultural University, Nanchang 330045 3. The Logistic Development Co., LTD of Shenzhen Airport, Shenzhen 518000)
Abstract: According to the principle and characteristic of FIR low-pass digital filter, through using MATLAB/Simulink software to simulate frequency response of some performance index and tap coefficients about FIR filter, design and simulate FIR low-pass digital filter in the control system of piezoelectric linear micromotor in VHDL language, It can be realized the filter’s action and function with software describing hardware.
Keywords: VHDL; MATLAB; FIR digital filter; simulation
1引言
随着数字信息技术的发展,数字滤波器数字滤波器数字滤波器FIR低通数字滤波器的设计,首先将模拟信号转化为数字信号,再将此数字信号通过一定技术指标的FIR低通滤波器滤波。设计一个满足压电直线微电机控制系统的FIR低通数字滤fs为44.1KHz;(2)带通0--20kHz;(3)信号的截止频率fc=22kHz;
(4)截止频带衰减约为60dB。
2.2 设计原理
一个FIR滤波器的输出是由其过去和现在输入值权重所决定的,且构成因果关系的FIR滤波器对所有的离散时间k 0,以及时间k N(N是正整数),其脉冲响应均为零,FIR滤波器的数学表达式可用差分方程来表示:
其中: r 是FIR的滤波器的抽头数;b(r)是第r级抽头数(单位脉冲响应);x(n-r)是延时r个抽头的输入信号。
该方程可由图1给出的硬件电路实现,其中,D-IN为数字信号输入;CLOCK为时钟信号;C1—Cn是由MATLAB处理得到的系数;D触发器实现数据延时与触发功能。结构中延时支路相互串联, 延时线上有N个抽头,分别连接乘法器, 乘法器相乘的系数就是单位脉冲响应,乘法器的输出连接到加法器上。为使输出波形稳定,采用同步输出方式。
图 1 n 阶FIR滤波器MATLAB/Simulink参数设置与处理
根据设计要求,通过MATLAB/Simulink参数设置与处理,得到FIR低通数字滤-0.000497 0.000590 -0.000921 0.001356 -0.001912 0.002603 -0.003442 0.004440
--------------------------------------------------------------------------------------------------------------------
0.004440 -0.003442 0.002603 -0.001912 0.001356 -0.000921 0.000590 -0.000497
3.2 VHDL系数处理
程序相关参数定义:d_in: 输入数据信号; d_out: 输出数据信号; rst: 复位信号; fsclk: 采样时钟信号。在VHDL代码中,滤波器的系数被设置,类似存储于程序存储器中执行。
subtype ROMbyte is signed (20 downto 0);
type ROMARRAY is array (1 to 57) of ROMb
文档评论(0)