- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
适用多功能数字钟EDA技术课程设计)
课 程 设 计 说 明 书
课程设计名称: EDA技术课程设计
题 目:
学 生 姓 名:
专 业: 信息工程 学 号:
指 导 教 师:
日期:20年 月 日 Verilog is the most widely used hardware description language.It can be used to the modeling, synthesis, and simulation stages of the hardware system design flow. With the scale of hardware design continually enlarging, describing the CPLD with HDL become the mainstream of designing ASIC and other IC.To comprehend Verilog HDL and get some knowledge of CPLD device, we design a block with several functions with Verilog HDL.
This thesis is about to discuss the above there aspects: Design Apply to the multifunctional digital clock with Verilog HDL.
Keywords:Apply to the multifunctional digital clock; hardware description language
目 录
1 1
1.1课题的背景和目的 1
1.2 EDA技术的介绍 1
1.3 EDA技术的发展 2
1.4 EDA技术的发展趋势 2
2 总体方案设计 4
2.2方案比较 4
2.3 方案论证 5
2.4方案选择 5
3.单元模块电路简介与设计 7
3.1 晶体振荡电路模块 7
3.2 JTAG下载电路模块 7
3.3 显示电路模块 7
3.4 闹钟驱动电路模块 8
3.5 电源电路模块 8
4.基于Verilog HDL语言的软件设计 11
5系统仿真及调试 20
6 设计总结 23
6.1设计小结……………………………………...……………………………………….23
6.2设计收获…………………………………...…..……………………………………..23
6.3设计改进…………………………………...…..……………………………………..23
7致谢 24
8参考文献 25
附录一:CPLD中顶层模块连接图 26
附录二:在QuartusII软件中利用硬件描述语言描述电路后,用RTL Viewers生成的对应的电路图如下 27
1 前言
EDA是电子设计自动化(Electronic Design Automation)缩写,是90年代初从CAD(计算机辅助设计)、CAM(计算机辅助制造)、CAT(计算机辅助测试)和CAE(计算机辅助工程)的概念发展而来的。EDA技术是以计算机为工具,根据硬件描述语言HDL( Hardware Description language)完成的设计文件,自动地完成逻辑编译、化简、分割、综合及优化、布局布线、仿真以及对于特定目标芯片的适配编译和编程下载等工作。
硬件描述语言HDL是相对于一般的计算机软件语言,如:C、PASCAL而言的。HDL语言使用与设计硬件电子系统的计算机语言,它能描述电子系统的逻辑功能、电路结构和连接方式。设计者可利用HDL程序来描述所希望的电路系统,规定器件结构特征和电路的行为方式;然后利用综合器和适配器将此程序编程能控制FPGA和CPLD内部结构,并实现相应逻辑功能的的门级或更底层的结构网表文件或下载文件。目前,就FPGA/CPLD开发来说,比较常用和流行的HDL主要有ABEL-HDL、AHDL和VHDL。
1.3 EDA技术的发展
可将EDA技术分为三个阶段七十年代为CAD阶段,人们开始用计算机辅助进行IC版图编辑、PCB布局布线,取代了手工操作,产生了计算机辅助设计的概念。
八十年代为CAE阶段,与CAD相比,除了纯粹的图形绘制功能外,又增加了电路功能设计和结构设计,并且通过电气连接网络表将两者结合在一起,实现了工程设计,这就是计算机辅助工程的概念。CAE的主要功能是:原理图输入,逻辑仿真,电路九十年代为ESDA阶段,尽管CAD/CAE技术取得了巨大的成功,但并没
文档评论(0)