- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术与VHDL第四章研讨
杭州康芯电子 EDA技术与VHDL第四章VHDL设计初步 语法现象说明 语法现象说明 语法现象说明 4、元件调用声明及例化语句 语法现象说明 4位加法计数器的VHDL描述 ENTITY cnt4_1 IS PORT (clk: IN BIT; q: BUFFER INTEGER RANGE 15 DOWNTO 0); END ENTITY cnt4_1; ARCHITECTURE behave OF cnt4_1 IS BEGIN PROCESS (clk) BEGIN IF clkEVENT AND clk=1 THEN q=q+1; END IF; END PROCESS; END behave; 端口信号模式 BUFFER 整数取值范围 整数数据类型 注意整数和位的不同表达方式! 整数类型 语法现象说明 端口模式:BUFFER 赋值延时 语法现象说明 4位加法计数器的另一种表达方式 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY cnt4_2 IS PORT (clk: IN STD_LOGIC; q: OUT STD_LOGIC_VECTOR(3 DOWNTO 0)); END ENTITY cnt4_2; ARCHITECTURE behave OF cnt4_2 IS SIGNAL q1:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN PROCESS(clk) BEGIN IF clkEVENT AND clk=1 THEN q1=q1+1; END IF; q=q1; END PROCESS; END behave; 运算符加载 信号端口模式和 数据类型的改变! 内部信 号矢量 语法现象说明 * * 硬件描述语言VHDL 1980年:美国国防部制定VHSIC(Very High Speed Integrated Circuits)计划。 1983年:IBM、TI和Intermetrics联合开发语言和仿真工具(VHDL)主要考虑自顶向下的设计和工艺进步引起的系统升级。 1987年:美国国防部要求所有数字电路用VHDL描述,并决定F-22战斗机项目采用VHDL,发布IEEE1076-1987。 1993年:发布IEEE1076-1993。 1996年:基于IEEE1076-1993的仿真和综合工具问世。 1997年:发布IEEE1076.1即同时能够描述数字和模拟集成电路的VHDL语言标准(VHDL-AMS)。 VHDL程序设计约定 语句结构描述中方括号[]内的内容为可选内容。 对于VHDL的编译器的综合器来说,程序文字的大小写是不加区分的。建议:对于VHDL中使用的关键词用大写,对于由用户自己定义的名称等用小写。 程序中的注释使用双横线--。在VHDL程序中,双横线后的程序或文字都不参加编译和综合。 为了使同一个VHDL源程序文件能适应各个EDA开发软件上的使用要求,各个源程序文件的命名均与实体名一致。 库 程序包 实体元件定义 结构体逻辑功能描述 2选1多路选择器的VHDL描述 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux21 IS PORT ( a,b : IN STD_LOGIC; s : IN STD_LOGIC; y : OUT STD_LOGIC); END ENTITY mux21; ARCHITECTURE behave OF mux21 IS BEGIN y = a WHEN s=0 ELSE b WHEN s=1; END ARCHITECTURE behave; VHDL程序的基本结构 实体(ENTITY) 结构体(ARCHITECTURE) 配置(CONFIGURATION) 库、程序包使用说明 GENERIC类属说明 PORT端口说明 结构体说明 结构体功能描述 设计实体 实体(ENTITY) 实体功能:对设计实体与外部电路进行接口描述。 实体语句结构: ENTITY 实体名 IS [GENERIC(参数名:数据类型);] PORT(端口表); END ENTITY 实体名; ENTITY mux21 IS PORT ( a,b :
您可能关注的文档
最近下载
- (正版) GB 50367-2013 混凝土结构加固设计规范.docx VIP
- (2025春)人教版二年级数学上册全册教案.doc
- 小学课程表word模板可编辑a4纸打印.docx VIP
- 栽培小能手.ppt VIP
- 2025年CCAA国家注册审核员考试(认证通用基础)历年参考题库含答案详解(5卷).docx VIP
- 14.2+血管与心脏+第2课时(教学课件)生物苏科版2024八年级上册.pptx VIP
- MSDSFORsilicondioxide白碳黑英文安全技术说明书.pdf VIP
- 15J401 钢梯-标准图集.docx VIP
- 药剂学(第9版)ER 9-1 第九章液体制剂的单元操作(课件).pptx VIP
- 土地复垦方案编制规程通则.doc VIP
文档评论(0)