- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA数字电子设计功能数字钟设计
PAGE
PAGE 28
EDA设计Ⅱ实验报告
——多功能数字钟设计
学院:自动化
学号:0810190145
姓名:张骞
指导老师:谭雪琴
完成时间:2011年5月15日
多功能数字钟设计
摘要:利用QuartusII软件采用模块化设计方法设计一个数字钟。通过原理图输入进行设计,取代VHDL语言设计。软件仿真调试成功后编译下载至可编程实验系统SmartSOPC中进行硬件测试。实现并充分领略硬件设计软件化的精髓。
关键字:软件; 数字钟; 模块化; VHDL;
Abstract:Using the QuartusII software design a digital bell with the blocking method.The design takes theory drawing instead of VHDL language.After emluating and debuging successfully,translate and edit the code.Then,download the result to the programmable SmartSOPC system and test it in hardware.Realizing the soul of designing hardware by software.
Keywords:software; digital bell; blocking method; VHDL
目 录
一、设计内容简介……………………………………………………………………2
二、设计要求…………………………………………………………………………2
三、方案论证(整体电路设计原理)………………………………………………3
四、脉冲和计时电路…………………………………………………………………5
1.脉冲产生电路………………………………………………………………5
2.计时电路……………………………………………………………………8
五、外围子模块电路…………………………………………………………………12
5.1 显示电路…………………………………………………………………12
5.2 保持电路…………………………………………………………………15
5.3清零电路…………………………………………………………………15
5.4校分电路…………………………………………………………………16
5.5 校时电路…………………………………………………………………16
5.6整点报时电路……………………………………………………………16
5.7闹钟设定电路 …………………………………………………………17
5.8音乐产生电路……………………………………………………………19
5.9 译码电路…………………………………………………………………21
5.10 闹钟报时电路 …………………………………………………………23
5.11 闹钟关闭原理电路………………………………………………………24
5.12 电路总图 ………………………………………………………………25
六、实验中遇到问题及解决方法……………………………………………………26
七、实验心得…………………………………………………………………………26
八、参考文献…………………………………………………………………………28
设计内容
设计一个数字钟,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、
整点报时等功能。
我们设计的电路在具有基本功能的基础上,增加了下列功能:整点报时、闹钟设置、彩铃和星期显示调节功能。
设计要求
2.0 基本要求
1、能进行正常的时、分、秒计时功能;
2、分别由六个数码管显示时分秒的计时;
3、K1是系统的使能开关(K1=0正常工作,K1=1时钟保持不变);
4、K2是系统的清零开关(K2=0正常工作,K2=1时钟的分、秒全清零);
5、K3是系统的校分开关(K3=0正常工作,K3=1时可以快速校分);
6、K4是系统的校时开关(K4=0正常工作,K4=1时可以快速校时);
2.1 提高部分要求
1、使时钟具有整点报时功能(当时钟计到59’53”时开始
报时,在59’53”, 59’55”,59’57”时报时频率为512Hz,59’59”时报时频率为1KHz);
2、闹表设定功能;
三、方案论证
本实验在实现实验基本功能的基础上,加入了整点报时、闹钟设置、彩铃和星期显示调节功能。
图1
您可能关注的文档
- 6月英语六级阅读理3题型解题宝典.doc
- 6月最新档-民法学形成性考核册答案.doc
- 6有效沟通_以情忧(弘雅小学 焦喜凤).doc
- 6铁的化合物第二课(广州市第三中学魏勤).doc
- 7--浅谈安全生产理的通病与预防措施(李浩源).docx
- 7 地理-扬州、南、泰州、宿迁四市高三3月第二次调研测试地理试题.doc
- 7-21附件2护理业发展主要工作指标.doc
- 7 政治--学高二2月月考(政治)必修.doc
- 7-9级人教课本知点总结——最新.doc
- 7-耐力训练方法综(社体尼玛扎西).doc
- EfsFrame企级框架设计原理分析.doc
- EJ-自动广播调试收方案-GJY-0805.doc
- EMC Greenlum分布式数据库简介-v01.docx
- EMC_Greenlum分布式数据库简介-v11.docx
- EMEA发布的非劣性界值选择的指导原则.doc
- EndNote X_中实现中英文文献混排的方法.docx
- English Bok 6 Lesson Eight - Eleven.doc
- English Fgures of Speech.doc
- English Fundation Test Paper.docx
- english rading 2 canada,mass production.doc
最近下载
- 金蝶EAS资金管理系统解决方案.doc VIP
- 2025我国引入境外罕见病药物情况全景梳理项目报告.pdf VIP
- 会展概论完整版本.ppt VIP
- 铁路信号设计与施工 任务五:电缆网络的构成 电缆网络的构成.ppt VIP
- 世界反法西斯战争胜利70周年感想.doc VIP
- 铁路信号设计与施工 任务一:闭塞分区电路图设计 闭塞分区电路图设计.pptx VIP
- 新解读《GB_T 27941-2011多联式空调(热泵)机组应用设计与安装要求》最新解读.docx VIP
- 铁路轨道:铁路道岔PPT教学课件.pptx VIP
- 教师人工智能素养提升与应用指南(通用版)V1.0.pptx
- 铁路信号设计与施工 任务五:区间室外电缆配线图设计 区间室外电缆配线图设计.pptx VIP
文档评论(0)