第四章半导体存储器2of2精编.pptVIP

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
§4.4存储器和CPU连接;内存地址空间的分配;二、片选译码 常用的片选控制译码方法有线选法、译码法(部分译码法、全译码法)等。 线选法 部分译码法 全译码法 ;(1) 8KB CS;4个片选信号使用4根地址线,电路结构简单。 缺点是: 系统必须保证A16~A13不能同时为有效低电平; 同部分译码法一样,因为最高段地址信号( A19~ A17 ) 不参与译码,也存在地址重叠问题;;部分译码法 用高位地址中的一部分地址进行译码产生片选信号。;芯片;全译码法 用全部的高位地址进行译码产生片选信号。;芯 片;例1 符合要求的全译码电路;例2 符合要求的全译码电路;例3: 某微机系统地址总线为16位,实际存储器容量为16KB,ROM区和RAM区各占8KB。其中,ROM采用2KB的EPROM,RAM采用1KB的RAM,试设计译码电路。 设计的一般步骤: ① 该系统的寻址空间最大为64KB,假定实际存储器占用最低16KB的存储空间,即地址为0000H~3FFFH。其中0000H~1FFFH为EPROM区,2000H~3FFFH为RAM区。;2KB;ROM: 0000H~07FFH,0800H~0FFFH,1000H~17FFH,17FF~1FFFH A10~A0=00000000000~11111111111 A12A11=00~11 A15A14A13=000 RAM: 2000H~23FFH,2400H~27FFFH,....3C00H~3FFFH A9~A0=0000000000~1111111111(低位地址线:片内地址) A12A11A10=000~111(次高地址线:片选译码) A15A14A13=001(最高地址线:决定存储器在系统内存中 的地址范围);A11; 二、片选译码 ;P214 图4.31 IBMPC/XT 与6116的连接;二、片选译码 CS、CE: 芯片选中,低电平有效(常用) CPU用片选信号分片指定存储器芯片 举例:P214图4.31高位地址如下所列: A19A18A17A16A15A14A13A12A11 A10 …..A0 1 0 1 0 0 0 0 0 X 当A11 =0时地址为A0000H~A07FFH,CS=0 当A11 =1时地址为A0800H~A0FFFH ,CS=0;地址重叠;3. 片选译码总结及注意事项;在多个重叠地址区中: 默认所有未参加译码的地址信号取值 为0时对应的地址成为基本地址(最常用) 其他都成为重叠地址(要注意);⑶地址冲突:一个物理地址指向多个存储电路。 不允许,一定要避免出现。 ;§4.5存储器扩展知识 ; BHE AD0 读写的字节 L L 两个字节(AD15—AD0) L H 高字节(AD15—AD8) H L 低字节 (AD7—AD0) H H 不读写 ;16位系统内存接口;BHE;分体存储器的读写 BHE AB0 读写的字节 L L 两个字节 L H 奇体(高字节) H L 偶体(低字节) H H 不读写 ;2. 字操作的地址对准;二、32位系统内存接口

文档评论(0)

a336661148 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档