数点实验word版可以打印.doc

数点实验word版可以打印

3. 组合逻辑电路的设计 组合电路:输出仅由输入决定,与电路当前状态无关;电路结构中无反馈环路(无记忆) 组合电路特点: 1. 输入到输出之间没有反馈回路。电路不含记忆单元。 2. 组合电路的描述方法主要有逻辑表达式、真值表、卡诺图和逻辑图等。 4. 逻辑变量和逻辑代数的含义 逻辑变量:取值仅有逻辑“0”和逻辑“1” 逻辑代数:按一定逻辑关系进行代数运算(与、或、非、与非、异或……) 五、注意事项 1、注意电源和地应接正确。 2、集成块的输入端应接钮子开关上方,输出端接 LED电平指示器。 3、检查连线正确后再打开电源。 4、学会用逻辑笔检查线路。 三、实验原理 全加器即把加数 被加数和低位数的进位信号相加,并根据求和结果给出该位的进位信号 2.半加器的功能:用来完成两个一位二进制数求和的逻辑电路.它只考虑本位数的相加,而不考虑低位的进位. 快速进位全加器:74ls283集成器件是采用快速进位的四位二进制全加器. 2. 编码器的工作原理 所谓编码就是赋予选定的一系列二进制代码以固定的含义。二进制编码器,就是将一系列信号状态编制成二进制代码。 n个二进制代码(n位二进制数)有2n种不同的组合,可以表示2n个信号。 优先编码器允许电路同时输入多个信号,而电路只对其中优先级别最高的信号进行编码。 3.二进制优先编码器74LS148 四、实验内容及步骤 1. 4位超前进位加法器74ls283的逻辑功能测试 A 0010 0111 1011 1101 1110 B 1010 0100 0011 0001 1001 Ci + 1 + 1 + 0 + 0 + 0 ∑S Co 2.用74ls283完成8421BCD码和余3码之间的转换 BCD码+0011=余3码 3.验证8—3线编码器74ls148的逻辑功能。(按书142页的功能表) 4.用两片74ls148接成16—4线优先编码器 5.选作:用四位超前进位加法器74ls283设计一个加/减运算电路,当M=0时,实现加法,当M=1时实现减法. 8421BCD码与余3码之间的关系 备注:试用两片74LS148接成16线-4线优先编码器,将A0~A15 16个输入信号编为二 进制编码Z3Z2Z1Z0=0000~1111。 其中A15的优先权最高,A0的优先权最低。 解:①输入信号需用两片 74LS148扩展的16线-4线优先编码器 实验三 中规模组合逻辑电路的分析和设计(二) 一、实验目的 1、熟悉数据选择器的逻辑功能及特点 2、掌握用数据选择器实现组合逻辑函数的方法 3、了解数据选择器的应用 二、实验仪器及器材 1、数字逻辑实验台 2、集成块74LS151、74LS138 3、导线若干 三、实验原理 1. 译码器的工作原理 译码就是将二进制代码翻译成原来信号的过程,是编码的逆过程,能完成这一任务的电路称为译码器。 译码器可分为二进制译码器、BCD译码器和数码显示译码器三种。 二进制译码器是用于把二进制代码转换成相应输出信号的译码器。 集成二进制译码器74LS138(3线-8线译码器) 2. 译码器的应用:实现逻辑函数 由于译码器的每个输出端分别与一个最小项相对应,因此辅以适当的门电路,便可实现任何组合逻辑函数。 例1 试用译码器和门电路实现逻辑函数 解:(1)全译码器的输出为输入变量的相应最小项之非,故先将逻辑函数式 f 写成最小项之反的形式。由摩根定理 (2)f 有三个变量,因而选用三变量译码器。 (3)变量C、B、A 分别接三变量译码器的C、B、A 端,则上式变为: 图1是用三变量译码器74LS138实现的逻辑图 3. 数据选择器的工作原理 数据选择器又称多路选择器,它能从多个输入数据中选择一个数据输出,数据选择器有四选一、八选一、十六选一等多种类型。 多路输入信号中选择一个输出,是数据选择器的基本用途。它还可以将多路数据的并行输入转换成串行输出。 4. 数据选择器的应用:实现组合逻辑函数 74LS151的逻辑表达式: 比较可知,表达式中都有最小项mi,利用数据选择器可以实现各种组合逻辑函数。 四、实验内容及步骤 1.验证

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档