实验四触发器和时序逻辑电路.docVIP

  • 190
  • 0
  • 约 7页
  • 2016-08-03 发布于天津
  • 举报
实验四触发器和时序逻辑电路

实验四 触发器和时序逻辑电路 一.实验目的: 1.掌握基本RS、D、JK触发器逻辑功能及其测试方法。 2.熟悉不同触发器间相互转换的方法。 3.掌握时序电路的分析和测试方法。 4.掌握集成移位寄存器的逻辑功能测试方法及其应用。 二.实验仪器及器件: 1. TPE—D6Ⅲ 型数字电路实验箱 1台 2.双踪示波器 1台 3.数字万用表 1块 4.器件: 74LS74 双正沿触发D触发器 1片 74LS112 双负沿触发JK触发器 2片 74LS00 四2输入与非门 1片 74LS194 4位双向通用移位寄存器 1片 74LS20 双4输入与非门 1片 三.实验预习: 1.对所用的集成触发器查出外引线排列图,了解集成块各管脚作用。 2.复习RS、D、JK触发器的逻辑功能(包括:逻辑符号、真值表、特性方程、时序图)及不同触发器之间相互转换的方法。 3.复习时序逻辑电路的分析方法。对实验中所选的时序电路分析其逻辑功能。 4.复习教材中有关集成块74LS194的内容,了解其逻辑功能。查出其外引线排列图,了解各管脚的作用。 5.复习用74LS194构成脉冲序列发生器的方法和工作原理。 四.实验原理: 1.触发器是具有记忆功能能存储数字信息的最常用的一种基本单元电路,是构成时序逻辑电路的基本逻辑部件。触发器具有两个稳定的状态:0状态和1状态;在适当触发信号作用下,触发器的状态发生翻转,即触发器可由一个稳态转换到另一个稳态。当输入触发信号消失后,触发器翻转后的状态保持不变(记忆功能)。 2根据电路结构和功能的不同,触发器有RS触发器、D触发器、JK触发器、T触发器、T/触发器等类型。下面将它们的逻辑功能的表示方法列于下表中: 表中逻辑符号上的RD是直接复位端,SD是直接置位端,只要RD=0,SD=1,则触发器置0;RD=1,SD=0,则触发器置1;其作用不受CP脉冲的控制。 3.集成触发器的主要产品是D触发器和JK触发器,其他功能的触发器可由D、JK触发器进行转换。将D触发器的D端连到其输出端Q,就构成T/触发器。将JK触发器的J、K端连在一起输入信号,就构成T触发器;J、K端连在一起输入高电平(或悬空),就构成T/触发器。 RS触发器 JK触发器 D触发器 T触发器 T/触发器 逻辑符号 特性表 S R Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 不定 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn D Qn Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 1 T Qn Qn+1 0 0 0 0 1 1 1 0 1 1 1 0 Qn Qn+1 0 1 1 0 特性方程 Qn+1=S+RQn SR=0 Qn+1=JQn+KQn Qn+1=D Qn+1=T⊕Qn Qn+1=Qn 特 点 1信号双端输入 2.具有置0、置1、保持功能 3.S和R有约束条件,SR=0 1信号双端输入 2.具有置0、 置1、保持、翻转功能 1信号单端输入 2.具有置0、 置1功能 1信号单端输入 2.具有保持、翻转功能 1.输入端接“1” 2具有翻转功能 4.时序逻辑电路的分析:就是找出给定时序逻辑电路的逻辑功能和工作特点。步骤:(1)根据给定电路写出其时钟方程、驱动方程、输出方程; (2)求状态方程,即将各触发器的驱动方程代入相应触发器的特性方程,就得出与电路相一致的具体电路的状态方程。 (3)进行状态计算。把电路的输入和现态各种可能取值组合代入状态方程和输出方程进行计算,得到相应的次态和输出。 (4)画状态图(或状态表,或时序图)。 5.移位寄存器:是一个具有移位功能的寄存器,寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。既能左移又能右移的称为双向移位寄存器,改变左、右移的控制信号便可实现双向移位。根据移位寄存器存取信息的方式不同分:串入串出、串入并出、并入串出、并入并出四种形式。 74LS194是4位双向通用移位寄存器,其逻辑符号和引脚排列如图1.4.1(a)、(b)所示。 图1.4.1 74LS194具有下述功能: ①异步清零:=0,Q3Q2Q1Q0=0000 ②并行置数寄存:=1,S1=S0=1,CP↑时刻Q3Q2Q1Q0=D3D2D1D0 ③保持:=1,S1=S0=0

文档评论(0)

1亿VIP精品文档

相关文档