实验五 组合逻辑电路设计研讨.pptVIP

  • 31
  • 0
  • 约 20页
  • 2016-08-06 发布于湖北
  • 举报
实验五 组合逻辑电路设计研讨

EDA课程实验五 组合逻辑电路设计 下面观察已做过的实验特点 2、编解码器设计 是一种二进制数字编码形式,利用4个二进制单元存储一位十进制的数码,使得二进制与十进制转换得以快速进行。BCD码有多种编码方式,现采用8421码编码。 实验报告作业 给出详细BCD解码器设计过程。 * EDA课组 一、实验目的: 1、掌握组合逻辑电路设计原理及特点; 2、学习使用组合逻辑电路设计方法; 二、实验内容 2、通过仿真软件进行验证仿真 。 1、 设计几种典型组合逻辑电路系统; 三、实验原理 1、组合逻辑电路概念: 是由门电路组合而成的具有某种功能的电路,电路中没有记忆单元,没有反馈电路,输入决定输出。 组合 逻辑 电路 x1 x2 xi y1 y2 yj 每个输出变量是输入变量的逻辑函数,每个时刻的输出状态仅与当时输入有关,与输入的原状态无关。 这个数字选择电路仿真结果说明y的输出完全由输入决定,输出同步随输入而变,这就是组合电路特征。 这个二进制半加器电路仿真结果说明so与co的输出完全由输入决定,输出同步随输入而变,这就是组合电路特征。 实际逻辑 问题 真值表 逻辑 表达式 最简(或最合理) 逻辑表达式 逻辑图 化简 变换 2、组合逻辑电路设计方法 ⑴传统逻辑电路设计方法 ⑵Verilog HDL逻辑电路设计方法 只需根据实际的逻辑功能用Verilog HDL语言对其进行描述,然后仿真得到

文档评论(0)

1亿VIP精品文档

相关文档