- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术和工具第九讲详解
EDA 技术和工具
Electronic Design Automation: Techniques and Tools
后端设计(layout)
熊晓明
xmxiong@gdut.edu.cn
2013年
contents
集成电路设计和EDA
ASIC设计流程
前端设计
工艺库
HDL
逻辑综合与优化
各项设计指标的平衡(trade-off)
测试设计(DFT)
后端设计(layout)
实体综合(physical compiler)
ECO和Manual Editing
动态时序仿真
静态时序分析
版图验证(Design Rule Checking)
后端设计、物理设计、实体设计
(physical design、backend design 、layout)
感谢:
Prof. Ernest S. Kuh of UC, Berkeley
参考书
数字集成电路物理设计
(国家集成电路工程领域工程硕士系列教材)
作 者: 陈春章//艾霞//王国雄
出 版 社: 科学出版社
出版时间: 2008年08月
印刷时间: 2008年08月
I S B N : 9787030220318
VLSI Physical Design: From Graph Partitioning
to Timing Closure [精装]
Andrew B. Kahng (作者), Jens Lienig (作者),
Igor L. Markov (作者), Jin Hu (作者)
出版社:Springer; Edition. (2010年12月1日)
精装:324页
语种:英语
ISBN:904819590X
参考书
VLSI Design Cycle
System Specification
Architectural Design
Logic Design
Circuit Design
Physical Design
Functional Design
Fabrication
Packaging
Fall 2010
Electronic Design Automation
IV-6
Physical Design
Convert the netlist into a geometric representation. The outcome is called a layout.
Fall 2010
Electronic Design Automation
IV-7
8
物理设计是把电路信息转换成foundry厂可用于掩膜的版图信息的过程,它包括数据准备、布局、时钟树综合、布线及DRC、LVS等步骤
如右图所示
常用的布局布线工具有Synopsys公司的IC Compiler和Candance公司的SOC-Enconter。
Physical Design Cycle
Fall 2010
Electronic Design Automation
IV-9
工具:
IC Compiler
内容:
partitioning、floorplanning
placement
clock tree synthesis
routing
物理设计
General IC Compiler Flow
?
This Unit
12
图1
13
图2
14
15
库的建立
做物理设计首先要建立reference library
Reference library 包括以下几部分:stand cell library、pad library、macro cell(或IP library)。
Stand cell 包括inverters、buffers、ands、ors、nands、muxes、flip-flops等
Pad cell 包括信号pad、电源地pad
Macro 即设计中用到的一些宏模块
下页以图讲解stand cell、pad cell、macro
16
四个conner位于芯片的四个角,
起到连接四边IO pad 的作用。
物理设计
物理设计
物理设计
Floorplanning
Set up a plan for a good layout. Place the modules (modules can be blocks, functional units, etc.) at an early stage when details like shape, area, I/O pin positions of the modules, …, are not yet fixed.
Deadspace
Fall 2010
Electronic Desig
您可能关注的文档
最近下载
- 遗体表面防腐操作擦拭涂抹法现代遗体防腐技术.pptx VIP
- 遗体防腐整容操作废液收集方法现代遗体防腐技术.pptx VIP
- unit1Financialsystem金融英语第一课省公开课金奖全国赛课一等奖微课获奖PPT课件.pptx VIP
- 2024版冠心病诊断与治疗指南ppt课件[1] .pdf VIP
- 教学课件 管理学基础(刘璇 张永良).ppt
- 教学楼、教学楼水电施工组织计划.docx VIP
- 41水平五 篮球单元18课时计划-《篮球:交叉步持球突破》说课稿.docx VIP
- 遗体防腐操作废液排放的监测及控制现代遗体防腐技术.pptx VIP
- 我的梦中国梦——共筑中国梦PPT课件.pptx VIP
- 中国天眼完整版本.ppt VIP
文档评论(0)