电子设计自动化实验导书(电气工程及其自动化版).docVIP

  • 13
  • 0
  • 约1.88万字
  • 约 26页
  • 2016-08-14 发布于贵州
  • 举报

电子设计自动化实验导书(电气工程及其自动化版).doc

电子设计自动化实验导书(电气工程及其自动化版)

目 录 实验一:VHDL组合逻辑电路设计 3 实验二:VHDL时序逻辑电路设计 10 实验三:VHDL下状态机电路设计 12 实验四:简易数字频率计设计 14 实验五:交通灯信号控制器设计 17 实验六:电子密码锁 19 实验一:VHDL组合逻辑电路设计 一、实验目的 1、熟悉QuartusII软件的使用,熟练进行程序输入、综合、仿真。 2、熟悉实验箱硬件资源的使用,熟练进行引脚锁定和硬件测试,掌握EDA技术设计流程,掌握数字逻辑电路设计的方法; 3、学习简单数字逻辑电路的设计、仿真和硬件测试。 二、实验内容 1、设计四选一多路选择器,利用QuartusII软件完成程序输入、综合和仿真验证,给出仿真波形并进行结果分析。 2、利用GW48 EDA实验系统完成硬件测试,验证本项目设计的功能,记录引脚设置和测试结果。 三、实验原理、方法和手段 多路选择器可以从多组数据源中选取一组送入目的地,应用相当广泛,从组合逻辑的执行到数据路径的选择,经常可以看到它的踪影。多路选择器的结构是个输入数据对应N个数据输出选择控制线和一个输出线。 在VHDL中描述一个多路选择器的方法有多种,例如:在一个进程中使用if-then-else语句;在一个进程中使用case语句;使用选择信号带入语句或条件信号代入语句(when-else语句)。推荐使用when-else语句,如: LIBRARY IE

文档评论(0)

1亿VIP精品文档

相关文档