- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术答案awser05
试卷五(答案)
一、(12分)
1. 0.3 。
2. 正 。
3. 主从JK、维持阻塞D 。
4. 。
5. 慢 , 强 。
6. 2048 , 8 。
7. 1024 , 4 , 8 。
二、(5分)
1.对 2.错 3.对 4.对 5.错
三、(16分)
解:按题意列真值表
D3 D2 D1 D0 Y1 Y2 Y3 D3 D2 D1 D0 Y1 Y2 Y3 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 0 0 1 0 1 0 1 0 0 1 0 0 1 0 0 1 0 0 1 0 1 0 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 0 0 1 0 1 0 1 1 0 0 1 1 0 1 0 0 1 0 1 1 0 1 0 0 1 1 1 0 0 0 1 0 1 1 1 0 0 0 1 1 1 1 0 0 1 由卡诺图化简得
判断电路如图所示
四、(15分)
解:1.驱动方程
状态方程
输出方程
状态转换图
2.输出波形如右上图所示
3.该电路为同步五进制加法计数器,Z的频率为0.2 MHz。
五、(12分)
解:1.利用异步清零端CR构成六进制计数器。
2.利用异步置数端构成数字钟用的二十四进制计数器。
六、(10分)
解:1.
2. 输出波形如图所示
七、 (10分) 解:由图可得
由四选一数据选择器功能得
令 A1 = A,A0 = B ,比较F1与Y1 ,F2与Y2得
由此可得逻辑图,如右图所示。
八、(10分)
解:列真值表
Ai Bi Ci-1 Di Ci Ai Bi Ci-1 Di Ci 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 1 0 0 0 1 0 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1
由真值表得
由上两式可知,
Di和Ci中包括五个
乘积项m1、m2、m3、
m4、m7 , 故全减器的
PLA逻辑阵列如图所
示。
九、(10分)
解:1.需要四片4×4位RAM。
2.扩展电路如图所示。
ST2
Ci
D1 D0
D0
110
D3 D2
D1 D0
D3 D2
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
0
0
0
0
0
0
0
0
0
1
1
1
0
0
0
0
10
11
01
00
10
11
01
00
10
11
01
00
10
11
01
00
10
11
01
00
10
11
01
00
D1 D0
D3 D2
D1
D2
Y1
Y2
Y3
D3
1
1
1
1
Q3(Z)
Q2
Q1
CP
101
111
100
011
010
001
000
LD
BO
CO
CR
CPU
CPD
74192
D3
D2
D1
D0
Q3
Q2
Q1
Q0
1
1
CP
原创力文档


文档评论(0)