网站大量收购独家精品文档,联系QQ:2885784924

毕业设计(论文)-基于锁相环技术的无线接收与发射系统设计.doc

毕业设计(论文)-基于锁相环技术的无线接收与发射系统设计.doc

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕业设计(论文)-基于锁相环技术的无线接收与发射系统设计

湖 南 工 学 院 毕业设计说明书 课题名称: 基于锁相环技术的无线接收与发射系统 专业名称: 学生班级: 学生姓名: 学生学号: E-mail: 指导老师: 制作日期:2007-5-29 目 录 一、绪论---------------------------------------------------2 二、设计任务书---------------------------------------------4 三、系统的解调设计----------------------------------------5 3.1系统的方案论证与选择-------------------------------5 3.2系统的任务分析之原理框图---------------------------6 3.3锁相环的单元电路设计-------------------------------7 3.3.1锁相环技术的概论---------------------------------7 3.3.2锁相环的构成及工作原理----------------------------7 四、无线发射的电路设计------------------------------------21 4.1主要技术指标---------------------------------------22 4.2设计原理之拟定发射机的组成方框图-------------------23 4.3 LC振荡与调试电路----------------------------------24 4.4缓冲隔离级-----------------------------------------26 4.5功放激励级-----------------------------------------28 4.6末级功放-------------------------------------------28 4.7增益分配-------------------------------------------28 五、锁相环芯片的选择--------------------------------------30 5.1 芯片的介绍-----------------------------------------30 5.2 芯片的串行接口3?TRF4900芯片的设置在数据采集系统中,锁相环是一种非常有用的同步技术,因为通过锁相环,可以使得不同的数据采集板卡共享同一个采样时钟。因此,所有板卡上各自的本地80MHz和20MHz时基的相位都是同步的,从而采样时钟也是同步的。因为每块板卡的采样时钟都是同步的,所以都能严格地在同一时刻进行数据采集。 通过锁相环同步多块板卡的采样时钟所需要的编程技术会根据您所使用的硬件板卡的不同而不同。对于基于PCI总线的产品(M系列数据采集卡,PCI数字化仪等),所有的同步都是通过RTSI总线上的时钟和触发线来实现的;这时,其中一块版板卡会作为主卡并且输出其内部时钟,通过RTSI线,其他从板卡就可以获得这个用于同步的时钟信号,对于基于PXI总线的产品,则通过将所有板卡的时钟于PXI内置的10MHz背板时钟同步来实现锁相环同步的。产生调制载波,并将遥感数据调制到发射频段的这部分设备,我们称为发射机.传统方式的发射机由多个部件组成:中频调制器、中频本振源、变频器本振源、上变频器以及必需的滤波器、隔离器等本身发任何类型的辐射器件功耗小容易受各种热源、光源干扰易受射频辐射的干扰被动红外穿透力差 2.3锁相的单元电路设计 2.3.1锁相环技术的概论 锁相环(Phase-locked loop 简称PLL)是一种反馈电路,其作用是使得电路上的时钟和某一外部时钟的相位同步。PLL通过比较外部信号的相位和由压控晶振(VCXO)的相位来实现同步的,在比较的过程中,锁相环电路会不断根据外部信号的相位来调整本地晶振的时钟相位,直到两个信号的相位同步。 图1-1 基本锁相环组成 实际使用的锁相环还可能包含有放大器、混频器、分频器、滤波器等部件,但这些部件不影响锁相环的工作原理,可不予考虑。 由图1-1可见,锁相环是一个反馈系统(或叫闭环控制系统)。基本锁相环是一个全反馈系统,它的反馈信号uf(t)等于输出信号u0(t)。 PD对输入信号ui(t)和反馈信号uf(t)的相位作比较、运算处理,其输出信号可表示为 Ud(t)=f[θe(t)] 式中的θe(t)表示输入信号与反馈信号的相位差,f[·]表示运算关系。 LF是一个线形低通网络,用来滤除ud(t)中的高频成分和调整环路参数,它对环

文档评论(0)

woai118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档