- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ADS7841
The MODE bit and the MODE pin work together to determine the number of bits for a given conversion. If the MODE pin is LOW, the converter always performs a 12-bit conversion regardless of the state of the MODE bit. If the MODE pin is HIGH, then the MODE bit determines the number of bits for each conversion, either 12 bits (LOW) or 8 bits (HIGH). The SGL/DIF bit controls the multiplexer input mode: either single-ended (HIGH) or differential (LOW). In single-ended mode, the selected input channel is referenced to the COM pin. In differential mode, the two selected inputs provide a differential input. See Tables I and II and Figure 2 for more information. The last two bits (PD1 - PD0) select the power down mode, as shown in Table V. If both inputs are HIGH, the device is always powered up. If both inputs are LOW, the device enters a power-down mode between conversions. When a new conversion is initiated, the device will resume normal operation instantly—no delay is needed to allow the device to power up and the very first conversion will be valid. 读取AD转换结果流程 第一次8个时钟,通过DI引脚向ADS7841送控制字节 转换期间BUSY为高电平 等待BUSY由高转低 第二次8个时钟,读转换结果高8位 第三次8个时钟,读转换结果低4位, 注:转换结果低4位为字节高4位,字节低4位为0 程序举例(1)写一个字节 SDSPI: MOV R3,#8 ; 8位 SD1: RLC A ; 从高位到低位 MOV DI,C ; 依次传送 SETB CLK ; 时钟置高,移入数据 CALL DELAYSPI1 ; 延时 CLR CLK ; 时钟置低 CALL DELAYSPI2 ; 延时 DJNZ R3,SD1 ; 未完,继续 RET ; ? DELAYSPI1: MOV R7,#0FH DJNZ R7,$ RET DELAYSPI2: MOV R7,#8FH DJNZ R7,$ RET 程序举例(2)读一个字节 ;*********SPI读一字节************* RDSPI: MOV R3,#8 ; 读取8位数据 RD1: SETB CLK ; 时钟置高,移出数据 CALL DELAYSPI1 ; 延时 CLR CLK ; 时钟置低 CALL DELAYSPI2 ; 延时 MOV C,DO ; 从DO读数据到Cy RLC A ; 移位入A DJNZ R3,RD1 ; 未读完,继续 RET ; SPI总线A/D接口及程序设计 12位,4通道串行总线A/D转换器ADS7841 同步三线串行接口SPI总线标准 电源电压 4单极或2差分输入 转换速率 积分及微分非线性误差 无失码 输入噪声 串行接口 封装形式 与MAX1247兼容 应用领域 数据采集 测量与测试 过程控制 INDUSTRIAL PROCESS CONTROL PERSONAL DIGITAL ASSISTANTS BATTERY-POWERED SYSTEMS 芯片内部结构 逐位逼近寄存器 串行
文档评论(0)