第三章 DSP Builder设计入门.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 DSP Builder设计入门

内容与要点 主要内容: DSP Builder 工具介绍;设计流程;设计规范;模块库;设计实例。 本章要点: DSP Builder 设计流程、规范;Simulink模型仿真;利用MATLAB建模工具和DSP Builder开发环境,认识如何将算法级仿真向硬件模块实现过渡的设计过程。 目录(1) 第一节、 DSP Builder概述 DSP Builder概述 DSP Builder特性 DSP Builder设计流程 DSP Builder软件安装 实例 目录(2) 第二节、 Altera DSP Builder模块库 AltLab库 算术库 总线控制库 复信号处理库 Rate Change模块库 状态机函数库 存储器(Storage)模块库 MegaCore函数支持 其它库 Implementing DSP Designs in FPGA Overview The Programmable Solutions Company? Agenda Overview Designing with DSP Builder Library Blocks Simulating Debugging with DSP Builder Intellectual Property (IP) Implementation FIR, NCO and FFT IP Functions Appendix Introduction to Altera Devices Hardware Acceleration Using Nios II What Is a DSP Processor? Microprocessor With Specialized Instructions Hardware for DSP Applications Optimized For High-Performance, Repetitive and Numerically Intensive Tasks Hardware Fixed Floating Point Multipliers Co-Processors Special Memory Structures Multiple Access Memories For Faster Computations Run Arithmetic Calculations Faster than General Processors What Is an FPGA? Field Programmable Gate Array Device that Has a Regular Architecture (Set of Blocks) that Can Be Programmed for Various Functions “Glue” Logic Customizable Hardware Solution Configurable Processors DSP Processors vs. FPGAs Extending Range of Altera Reconfigurable DSP Solutions FPGA / DSP Challenges Designing With FPGAs Is Different!! Different Set of Tools C-Code vs. VHDL / Verilog System-Level Development Verification Software/Hardware Co-Development Software Design Optimization Addressing Challenges 1) System-level Development Verification DSP Builder Tool System Integration Bit-true Cycle Accurate Models Automatic Translation into Hardware 2) Hardware/Software Integration SOPC Builder Tool Nios? II Processor 3) Design Optimization Hardware Acceleration Flexibility in System Partitioning Implementing DSP Designs in FPGAs Matlab Simulink Overview The Mathworks Headquarters in Natick, near Boston Founded in 1984, Priva

文档评论(0)

wt60063 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档