第五中规模时序逻辑电路及其应用精读.pptVIP

  • 8
  • 0
  • 约8.34千字
  • 约 80页
  • 2016-08-24 发布于湖北
  • 举报

第五中规模时序逻辑电路及其应用精读.ppt

三、集成寄存器举例:74LS175 四、锁存器 控制方式:电平控制; 举例:74116(见P113~P114) 1. 移位寄存器的逻辑功能: 既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动 (3)电路 3. 可逆计数器  74LS290为异步二-五-十进制加法计数器。其标准逻辑符号及内部逻辑图分别如下图 (a)、(b)所示。它由四个下降沿触发的JK触发器和两个与非门组成。由图可见,它是两个独立的计数器。 触发器F0构成一位二进制计数器,对CP0计数;触发器F1、F2和F3组成异步五进制计数器,对CP1计数。若将Q0输出端接至CP1端,计数脉冲由CP0输入,则构成8421BCD码十进制计数器,连接电路如图12.6(a)所示;若将Q3输出端接至CP0端,计数脉冲由CP1输入,则构成5421BCD码十进制计数器,连接电路如图12.6(b)所示。状态转移表见表1。 74LS290的功能表见表2,它具有如下功能: (1)直接清零。当R0A和R0B为高电平、S9A和S9B至少有一个为低电平时,各触发器Rd端均为低电平,触发器输出均为零,实现清零功能。由于清零功能与时钟无关,故这种清零称为异步清零。 (2)直接置9(输出为1001)。当S9

文档评论(0)

1亿VIP精品文档

相关文档