简单分频时序逻辑电路的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简单分频时序逻辑电路的设计

电子信息工程学系实验报告 课程名称:微机原理与接口技术 实验项目名:简单分频时序逻辑电路的设计 实验时间:2012.10.9 班级:通信 姓名:陈小凡 学号: 实 验 目 的: 熟悉ALTERA公司EDA设计工具软件max+plusII的安装和工作环境。 熟练的使用max+plusII软件中的各按钮的操作和原理。 3、学习和掌握使用max+plusII软件进行文本设计(二分频的设计为例)。 实 验 环 境: max+plusII软件 Windows7系统 实 验 内 容 及 步 骤: 一、clk-in的二分频clk-out的文本设计 打开实验的工作环境,界面如下: 图(一)工作环境界面 2、按屏幕上方的“新建文件”按钮,或选择菜单“File”→“New”,出现如图4.13所示的对话框,在框中选中“Text Editor file”,按“OK”按钮,即选中了文本编辑方式。 其界面如图(二): 图(二)选择文本 3、在编辑窗口中输入 图(三)二分频的always语句编辑代码 4、在 File Name 对话框内输入设计文件名(如half-clk.v),然后选择 OK 即可保存文件。在 File菜单中选择 Save Check项,检查设计是否有错误。 如果没有,在 File菜单中选择 Create Default Symbol 项,即可创建一个设计的符号。在 MAX+PLUS II 菜单内选择Compiler 项。则出现编译器窗口,如图(四)所示: 图(四)检查文件显示可行 选择 Start即可开始编译, MAX+PLUS II 编译器将检查项目是否有错,并对项目进行逻辑综合,然后配置到一个 Altera 器件中,同时将产生报告文件、编程文件和用于时间仿真用的输出文件。 5、选择菜单“File”→“New”,在出现的“New”对话框中选择“Waveform Editor File”按“OK”后将出现波形编辑器,选择菜单“Node ” →“Enter Nodes from SNF”,出现如图所示的选择信号结点对话框。按右上侧的“List”按钮,左边的列表框将立即列出所有可以选择的信号结点,然后按中间的“=”按钮,将左边列表框的结点全部选中到右边的列表框,按“OK”按钮,选中的信号将出现在图(五)所示的波形编辑器中。 图(五)波形端口选择 6、在菜单“File ”→“Save ”在弹出的窗口中将波形文件存在以上的同一目录中,文件取名为compare.scf。并在波形观察窗左排按钮是用于设置输入信号的,使用时只要先用鼠标在输入波形上拖一需要改变的黑色区域,然后点击左排相应按钮即可。其中,“0”、“l”、“X”、“Z”、“INV”、“G”分别表示低电平、高电平、任意、高阻态、反相和总线数据设置。选择主菜单“MAX+plus II”→“Simulator”,按下“Simulator”,出现仿真参数设置与仿真启动窗,这时按下该窗口中的“Start”按钮,即刻进行仿真运算(注意,在启动仿真时,波形文件必须已经存盘)。仿真运算结束后出现如图4.23所示的对话框。对话框中显示如下图(六)“0 errors,0 warnings”,表示仿真运算结束。 图(六)检查可行性 块语句(begin-end和fork-join)的比较 (1)、重复以上的第1和第2步。 (2)、在编辑窗口中输入 图(七)begin—end语句的Verilog语言代码 图(八)fork-join语句的Verilog语言代码 、在 File Name 对话框内输入设计

文档评论(0)

kabudou + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档