- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课程设计报告---电子时钟
淮海工学院
2010-2011学年第二学期
数字电子技术课程设计报告书
课题题目: 数字时钟
专 业: 光信息科学与技术
班 级: 光电091
学 号: 090913109
姓 名: 洪 昀
指导老师: 薛 清
第一章 数字钟设计原理及组成框图
1.1 设计要求和要点
利用数字电路的理论和知识进行设计,一般应具有时分秒即使功能,同时可以进行实践的调整;定点报时等。
(1)设计一个精确的秒脉冲信号产生电路
(2)设计60进制、24进制计数器
(3)设计译码显示电路
(4)设计操作方面的校时电路
(5)实现整点报时功能
1.2工作原理
数字电子钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用振荡器电路构成数字钟。
数字电子钟是一个将“?时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和报时等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器,校时电路、报时电路和振荡器组成。干电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。校时电路时用来对“时”、“分”、“秒”显示数字进行校对调整的显示数字进行校对调整的。
1.3 组成框图
时显示器 分显示器 秒显示器 时译码器 分译码器 秒译码器 时计数器 分计数器 秒计数器 振荡器 表一 组成框图
表二 系统设计框图
第二章 数字时钟单元电路设计
2.1 振荡器电路输入 输出 Rd’ V11 V12 Vo Td状态 0 X X 低 导通 1 2/3Vcc 1/3Vcc 低 导通 1 2/3Vcc 1/3Vcc 不变 不变 1 2/3Vcc 1/3Vcc 高 截止 1 2/3Vcc 1/3Vcc 高 截止 振荡器是数字钟的核心,它的作用是产生一个频率标准时间频率信号,然后再由分频器分秒脉冲,因此,振荡器频率的精度与稳定度基本决了数字电子钟的质量。振荡器的稳定度及频率的精确度解决了数字钟计时的准确程度,通常选用石英晶体构成振荡器。一般来说,振荡器的频率越高,计时精度越高。这里采用的是555定时器与RC组成的多谐振荡
器。下表为555功能表:
图一(左图)555管脚排
图二(右图) 秒脉冲产生电路
f=1 / (tPL+tPH)≈1.43 /[ (R1+2 R2) C]由于555内部的比较器灵敏度较高,而且采用差分电路形式,它的振荡频率受电压和温变化的影响很小。当要产生1S的脉冲时,只要组合R1、R2和C的值使tPH为1S行了。R1、R2C为0.47uf。
2.2 计数器
有了时间标准“秒”信号后,就可以根据设
计要求设定时、分、秒计数器:分和秒计数器都采用60进制计数器,时采用24进制的计数器,都可采用74LS160来实现。74LS160是十进制同步加法计数器。
74LS160逻辑功能
CP
EP ET 工作状态 × 0 × × × 置零
1 0 × × 预置数 × 1 1 0 1 保持 × 1 1 × 0 保持(但C=0)
1 1 1 1 计数 由逻辑图与功能表知,在74LS160中LD为预置数控制端,D0-D3为数据输入端,C为进位输出端,RD为异步置零端,Q0-Q3位数据输出端,EP和ET为工作状态控制端。
当RC=0时所有触发器将同时被置零,而且置零操作不受其他输入端状态的影响。当RC=1、LD=0时,电路工作在预置数状态。这时门G16-G19的输出始终是1,所以FF0-FF1输入端J、K的状态由D0-D3的状态决定。当RC=LD=
您可能关注的文档
最近下载
- 勿忘国耻纪念九一八事变PPT.pptx VIP
- 表彰大会教师代表演讲稿.pptx VIP
- 节能建筑施工中的重点及应对措施.docx VIP
- 小学四年级上册信息科技教案(湖南2025新教材).docx VIP
- 青岛版六年级数学上册第一单元 分数乘法的计算专项试卷 附答案.docx VIP
- “俄语+专业”复合型人才培养模式探析——以江苏师范大学圣理工-中俄学 .pdf VIP
- 为促进意义学习而设计教学盛群力省公开课一等奖全国示范课微课金奖PPT课件.pptx VIP
- 工程量清单和招标控制价编制实施计划方案.docx VIP
- 2023中考语文真题分类汇编:记叙文(散文)阅读试题(含答案解析).docx VIP
- 大白菜种质资源描述规范.PDF VIP
文档评论(0)