实验7 译码器、编码器、数码管应用.docVIP

实验7 译码器、编码器、数码管应用.doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验7 译码器、编码器、数码管应用.doc

实验7 译码器、编码器、数码管   一、实验目的   1、掌握中规模集成译码器、编码器的逻辑功能和使用方法   2、熟悉数码管的使用 二、实验原理 译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。 以3线-8线译码器74LS138为例进行分析,图1(a)、(b)分别为其 逻辑图及引脚排列。 其中 A2 、A1 、A0 为地址输入端,~为译码输出端,S1、、为使能端。 表1为74LS138功能表 当S1=1,+=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。当S1=0,+ =X时,或 S1=X,+=1时,译码器被禁止,所有输出同时为1。 (a) (b) 图1 3-8线译码器74LS138逻辑图及引脚排列 表1 输 入 输 出 S1 + A2 A1 A0 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 0 × × × × 1 1 1 1 1 1 1 1 × 1 × × × 1 1 1 1 1 1 1 1 二进制译码器实际上也是负脉冲输出的脉冲分配器。若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器(又称多路分配器),如图2所示。若在S1输入端输入数据信息,==0,地址码所对应的输出是S1数据信息的反码;若从端输入数据信息,令S1=1、=0,地址码所对应的输出就是端数据信息的原码。若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲分配器。 根据输入地址的不同组合译出唯一地址,故可用作地址译码器。接成多路分配器,可将一个信号源的数据信息传输到不同的地点。 二进制译码器还能方便地实现逻辑函数,如图3所示,实现的逻辑函数是 Z=+ABC 图6-2 作数据分配器 图6-3 实现逻辑函数 利用使能端能方便地将两个 3/8译码器组合成一个4/16译码器,如图4所示。 图6-4 用两片74LS138组合成4/16译码器 2、编码器 编码器是一种常用的组合逻辑电路,用于实现编码操作。编码操作就是将具体的事物或状态表示成所需代码的过程。按照所需编码的不同特点和要求,编码器主要分成二类:普通编码器和优先编码器。 普通编码器:电路结构简单,一般用于产生二进制编码。包括: a.二进制编码器:如用门电路构成的4—2线,8—3线编码器等。 b.二一十进制编码器:将十进制的0~9编成BCD码, 优先编码器:当有一个以上的输入端同时输入信号时,普通编码器的输出编码会造成混乱。为解决这一问题,需采用优先编码器。如8线—3线集成二进制优先编码器74LS148本次实验以74LS148为主要对象,其管脚如下图所示, 该编码器有8个个信号输入端,3个二进制码输出端,一个输入使能端EI , 一个输出使能端EO,和优先编码工作状态标志端GS。 当EI=1时,不论8个输入端为何种状态;3个输出端都是高电平,优先编码工作状态标志端GS=1。编码器处于非工作状态。 当EI=0时,编码器工作;输入端至少有一个编码请求信号时(逻辑0),优先编码器工作状态标志为GS=0;表示编码器处于工作状态,否则,GS=1 ,表示非工作状态。 管脚10; 管脚11; 管脚12; 管脚13; 管脚1; 管脚2; 管脚3; 管脚4; 管脚5分别表示输入端的I0、 I1 、I2 、I3、 I4 、I5、 I6、 I7 、 EI; 管脚9;管脚7;管脚6 ;管脚14;管脚15,表示输出端A0、 A1、 A2 、GS、E0 16脚 +5V电源; 8脚 GND接地; 74LS148 功能表 输 入 (K) 输 出 E1 I0 I1 I2 I3 I4 I5 I

文档评论(0)

xinshengwencai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5311233133000002

1亿VIP精品文档

相关文档