- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机与计算机接口路设计-说明书
?
?
?
?
2010 年 1 月 15 日
目录
1、课程设计目的…………………………………………………………………….3
2、设计内容要求1、………………………………………………………………………………….3
2.2、………………………………………………………………………………….3
3、?设计方案…………………………………………………………………………、设计思路…………………………………………………………………………………………………………………………………………………………………3
(二)并口与串口说明………………………………………………………………………………3
(三)MCS-51单片机工作原理说明 ………………………………………………………………4
(四)IDT7130芯片工作原理说明…………………………………………………………………5
(五)计算机并口说明………………………………………………………………………………7
3.2、工作原理及硬件图………………………………………………………………………………………………………………………………………………………7
(二)硬件框图………………………………………………………………………………………8
3.3、硬件电路图………………………………………………………………………………4、………………………………………………………………………………….11
4、………………………………………………………………….11
5、参考文献…………………………………………………………………………、设计内容要求:1、?
2.2、、?设计方案、设计思路
(图1)
PO口:无片外存储器时,可作为通用I/O口使用;当访问外部存储器时,分时提供ROM/RAM低8位地址,并用做8位双向数据总线。即访问片外扩展存储器时,先传送ROM/RAM低8位地址,再传送8位数据。
P1口:是一个内部代上拉电阻的8位准双向I/O口,应用于用户数据传输。
P2口;无片外存储器时,可做通用I/O口使用,当访问外部存储器时,传送ROM/RAM高8位地址
P3口:可以通用,第二功能用于串行口、中断源输入、计数计、片外RAM选通。
P3.0 RXD(串行输入口)
P3.1 TXD(串行输出口)
P3.2 /INT0(外部中断0)
P3.3 /INT1(外部中断1)
P3.4 T0(记时器0外部输入)
P3.5 T1(记时器1外部输入)
P3.6 /WR(外部数据存储器写选通)
P3.7 /RD(外部数据存储器读选通)
P3口同时为闪烁编程和编程校验接收一些控制信号。
RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。
ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。
PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。
/EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。
XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。
XTAL2:来自反向振荡器的输出。
3.1.4 IDT7130芯片功能:
双口RAM是具有数据出入两个口的SRAM,适用于单片机与单片机,单片机与计算机之间大量数据的高速随机双向传送,以实现双CPU系统的隔离与匹配。
IDT7130是一种高速的2K×8位的双端口静态RAM,每一端口有一套控制线、地址线、双向数据线引脚。两端口可独立地读、写存储器中任何单元,每个端口的使用和普通静态RAM基本相同。
为防止数据冲突,IDT7130内部有硬件端口总线仲裁电路,提供了BUSY总线仲裁方式,可以允许双机同步地读或写存储器中的任何单元。
(图2)
表1. IDT7130读写控制表
R/Wˉ CEˉ OEˉ D0-D7 功能 X H X 高阻 掉电保护方式 L L X 数据输入 端口数据写入存储单元 H L L 数据输出 存储单元数据输出至端口 H L H 高阻 输出至高阻
3.1.5计算机并口25针管脚功能:
(图3)
3.2、工作原理及硬件图—IDT7130的功能和作用
IDT7130一种高速双端口静态RAM,每一端口有一套控制线、地址线、双向数据线引脚,而且两端口可独立地读、写存储器中任何单元的高级芯片
您可能关注的文档
最近下载
- 第四届全国工业设计职业技能大赛(无损检测员赛项)选拔赛考试题库(含答案).docx VIP
- 结缔组织病相关的间质性肺疾病诊断和治疗.pptx VIP
- 部编语文六年级上册第八单元整体教学设计教案.docx VIP
- 2024届高考作文素材- 敦煌.docx VIP
- 学年山东省济南市天桥区数学五年级上册第一学期期末考试真题(人教版,含答案).docx VIP
- 05G511 梯形钢屋架图集标准.docx
- ARM Cortex-M 系列:ARM Cortex-M7 系列_(4).Cortex-M7的指令集.docx
- 全驱动灵巧手的电气系统设计及控制方法研究.pdf
- 眼肿瘤 ppt课件(最新文档).ppt VIP
- 天然气企业LNG储配站交接班记录式样.pdf VIP
文档评论(0)