基于CPLD的数字储示波器.docVIP

  • 5
  • 0
  • 约3.62万字
  • 约 37页
  • 2016-09-20 发布于贵州
  • 举报
基于CPLD的数字储示波器

摘要 该数字存储示波器采用静态存储采样量化后的波形数据,CPLD控制RAM的地址线,单片机的P1口协同控制高位地址的方式控制采样、存储和双踪显示数据。 采用高速模数转换器TLC5510芯片,直接用CPLD准确定时ADC的采样速率。用两片模数转换器、两片存储器和两片数模转换器,分别对两路信号进行采样量化和存储。采用双口RAM(IDT7132)存储采样量化后的波形数据,同样用CPLD控制RAM的地址线。IDT7132有两组相互隔离的数据线、地址线、片选线和读写控制线,它们可对RAM内部的存储单元同时进行读写操作,并且互不影响,这样就解决了高速存储和读取的问题。DAC0832实现程控电压衰减。信号由DAC0832的参考电压端输入,单片机通过改变送入DAC0832的数据值控制输出信号的幅度。 关键词: 数字存储示波器,采集,高速模数转换器,随机存取存储器 Abstract This Digital Storage Oscilloscopes adopt the wave data that is sampled and quantizated to static store, CPLD controls the address line of RAM, P1 mouth of Microsoft Control Unit controls

文档评论(0)

1亿VIP精品文档

相关文档