旁路、耦合、退耦电容的选取.docVIP

  • 5
  • 0
  • 约1.51千字
  • 约 4页
  • 2017-06-12 发布于浙江
  • 举报
旁路、耦合、退耦电容的选取

旁路、退耦、耦合电容的选取 高手和前辈们总是告诉我们这样的经验法则:“在电路板的电源接入端放置一个1~10μF的电容,滤除低频噪声;在电路板上的电源与地线之间放置一个0.01~0.1μF的电容,滤除高频噪声。”在书店里能够得到的大多数的高速PCB设计、高速数字电路设计的经典教程中也不厌其烦的引用该首选法则(老外俗称Rule of Thumb)。但是为什么要这样使用呢?各位看官,如果你是电路设计高手,你可以去干点别的更重要的事情了,因为以下的内容仅是针对我等入门级甚至是门外级菜鸟。做电路的人都知道需要在芯片附近放一些小电容,至于放多大?放多少?怎么放?将该问题讲清的文章很多,只是比较零散的分布于一些前辈的大作中。鄙人试着采用拾人牙慧的方法将几个问题放在一起讨论,希望能加深对该问题的理解;如果很不幸,这些对你的学习和工作正好稍有帮助,那我不胜荣幸的屁颠屁颠的了。什么是旁路? 旁路(Bypass), 当f=1khz,R=1k时,C应该远大于0.16uf。因此取47uf已近很足够了,当然再大一点也不为过,100uf都还算能接受,电容适当增大可以使得旁路更充分,而且在给定频率以上支路的品质因数更低,也就使得整个支路表现出来的容性更弱,支路对信号相位的影响更小,笔者认为旁路电容的值在上述计算值的100到1000倍都可以接受。不过如果要是大于上式计算出的值的5000倍就不太好了。不过再大也不会得

文档评论(0)

1亿VIP精品文档

相关文档