低频数字式相位测量仪(余蜜).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
低频数字式相位测量仪(余蜜)

低频数字式相位测量仪 作者:余蜜 刘勇 尹佳喜(华中科技大学) 获奖队编号:1-32 赛前辅导教师:刘志强 文稿整理辅导教师:熊蕊 摘要:本设计以凌阳16位单片机SPCE061A和Lattice公司的CPLD ispLSI 1032E为核心,由相位测量、移相网络和数字式移相信号发生器三个子系统组成。采用CPLD与单片机相结合的方法,充分利用单片机丰富的资源以及CPLD的高速特性,大大地拓宽了系统的工作频带,提高了系统的灵敏度和精确度,使系统运行稳定。利用红外键盘使系统可以远距离无线控制。 关键词:相位测量,移相,CPLD,DDS 一 方案论证与设计 1 相位测量仪方案 方案一:单周波计数法。将有相位差的两路方波信号进行”异或”后作为闸门,在高电平时,利用外部高频信号进行计数,在下降沿将数据读出,低电平时对计数器清零。设晶振频率为fc,测得信号的频率为fr,计数值为N,则相位差phase为 方案二:定时间计数。将高频时钟信号和两路信号异或得到的信号进行“与”,在设定时间s内利用其上跳变沿计数,设高频时钟频率为fc,计数值为N,则 方案三:多周期同步计数法。设被测信号的频率为f,则将一被测信号进行f1倍(f取整)分频,则在f1周期内 保证测量时间在1s左右 ,被测信号异或与参考高频信号相与的信号singal1的计数为N1,同时期参考高频信号的计数为N,则 以上三种方案都可以采用一个D触发器将相位测量的相位扩展到-。方案一需高速时钟,按题目要求,在20kHz信号时的相位差分辨率为0.1o,则要求时钟最少为72MHz,实现困难。而方案二测量时间段一定,存在遗漏0~1个周波的情况,从而引入较大的误差。方案三的读数与异或得到的信号同步,不存在遗漏问题,误差很小,故采用此方案。 2 移相信号发生器 ⑴频率合成器方案 方案一:采用函数发生器8038。可以同时产生正弦波、三角波、方波,频率可由调制电压控制,但此方案难以实现相移,而且输出频率不稳定。 方案二:采用直接数字频率合成(DDFS)方案。用存储器存储所须的波形量化数据,采用不同时钟频率的地址计数器,根据计数值读出存储器中的量化数据,再经D/A转换后滤波整形输出。此方案可以很好地控制两路波形的相位差以及频率。 经上述比较,我们采用方案二。 ⑵ 幅度控制 方案一:利用可调电位器手动调节电压幅值。 方案二:通过控制D/A的参考电压控制输出波形的幅度。参考电压可通过对另一D/A置数从而输出不同电压,进而控制输出波形的幅度。 方案二可以预置幅值,并且比较精确,方便操作,故选方案二。 经上面方案论证,我们采用如下的系统方案: 图1 系统设计图 二 理论分析与计算 1 相位测量子系统 将待测波形经整形后变成数字信号,再对其进行频率及相位测量。 ⑴ 整形电路 正弦信号经同相跟随后再放大一定倍数,可减小其上升时间,经过迟滞比较后输出同频率的方波信号,为了使两路方波信号的相位差与输入的两路正弦信号相位差相同,两整形电路的参数须选得一致,保证相移相同。为使信号上升沿陡度,经一级非门输出可得到上升时间为50ns左右的方波。运放采用OP37,比较器采用高精度的LM311。电路如图2所示。 图2 整形电路 ⑵相位测量 图3 相位测量硬件电路 两路被测信号异或后再与计数时钟信号“与“得到的信号1和高频计数时钟信号2,利用信号1、2上升沿计数,通过单片机控制计数周波数,再根据两计数值计算出相位差。电路图如图3所示,采用两片8254级联,组成了32位计数器,大大提高了系统的精度。对输入信号进行N倍分频(由单片机对8254进行控制),则可使读出N个整周波内的计数值,很大地减小了误差。 采用一个D触发器检测相位的超前与滞后使相位扩展到-。 2 数字式移相信号发生器 采用直接数字频率合成技术(DDFS),用两片EPROM27128,存储相同的波形数据,分别由两路有设定数据差值的地址数据寻址即可输出有设定相移的两路波形。 图4是基于CPLD的DDFS技术原理框图。 图4 基于CPLD的DDFS实现 ⑵ CPLD的频率和相位控制 控制框图如图5: 图5 频率和相位控制框图 ⑶ 存储器及D/A转换电路 设单片机对控幅D/A(DA0832)置数为D7D6D5D4D3D2D1D0,则DAC0832给AD7524的参考电压为 输出波形的幅值为2Vref 。 图6 DDFS电路 3模拟移相网络原理分析 可调电阻下端电位为: 上端电位为:(Vin为输入信号,w为输入信号的角频率)。通过调节电位器RP3来改变比例常数A、B,从而改变输出信号的相位。通过调节电位器RP1和RP2改变输出信号幅度,矢量图如图10。 输出电压 图7 移相矢量图 根据题目要求,将100Hz、1kHz、10kHz时的电阻分别设为16kΩ,1.6kΩ和160Ω,电

文档评论(0)

jiqinyu2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档