- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第11章 组合辑电路 8页
第11章 组合逻辑电路例题解析
例11.1 分析图11.1电路的逻辑功能。
解 (1)在图11.1中,有A,B,C,D四输入变量,F一个输出函数,用T1、T2分别标注中间变量。
(2)写出输出逻辑函数表达式为
T1=A⊙B
T2=C⊙D
F= T1⊙T2=A⊙B⊙C⊙D
(3)根据表达式列出真值表如表11.1所示。
(4)功能说明。从真值表可看出,当A,B,C,D四输入变量中有偶数个 1 (包括全0)时电路输出F为1,而有奇数个1时,输出F为0,因此这是一个四输入的偶校验电路。
例11.2 组合逻辑电路如图11.2所示。已知A,B,C是输入变量,F1和F2是输出函数,试写出输出函数F1和F2的逻辑表达式,并分析该组合逻辑电路的逻辑功能。
解:(1)根据逻辑图可写出输出函数F1和F2的逻辑表达式并化简。
H=AB;I=A+B; J=IC=(A+B)C;
K=I+C=A+B+C: M=HC=ABC
N=H+J=AB+(A+B)C
Q=KN=(A+B+C)AB+(A+B)C
F1=M+Q=ABC+(A+B+C)AB+(A+B)C
=ABC+(A+B+C)(A+B)(A+C)(B+C)
=ABC+ABC+ABC+ABC
=A(B○C)+A(B○C)
=A○B○C
F2=N=AB+(A+B)C
=AB+AC+BC (2)根据F1和F2的逻辑表达式列出真值表如表11.2所示。
(3)分析真值表可知,该组合逻辑电路是一个全加器。输入A,B,C分别是加数、被加数和低位的进位;输出F1是本位的和,F2是本位向高位的进位。
例11.3 试用与非门设计—个组合逻辑电路,它接收—位8421BCD码B3、B2、B1、B0,仅当2<B3B2B1B0<7时,输出F才为1。
解:(1)根据题意知,逻辑变量为B3B2B1B0,逻辑函数为F。列出真值表如表11.3所示,因B3B2B1B0为8421 BCD码,所以从1010~1111六组值对应的最小项为无关项(约束项),它们的函数值可以任取。
(2) 将真值表中的函数值填入卡诺图并化简,如图11.3(a)。注意其中无关项的处理。
(3)由卡诺图化简可得最简式,并转换为与非与非式为
(4) 画出逻辑电路如图解11.3 (b)所示。
例11.4 某实验室用两个灯显示三台设备的故障情况,当一台设备有故障时黄灯亮;当两台设备同时有故障时红灯亮;当三台设备同时有故障时黄、红两灯都亮。设计该逻辑电路。
解:(1)根据逻辑问题找出输入变量和输出变量,并设定逻辑值。在所述逻辑问题中,可确定A、B、C为输入变量,它们代表三台设备的故障情况,并设定:有故障时,对应逻辑“1”,无故障时,对应逻辑“0”。确定量F1、F2为输出变量,它们分别表示黄灯和红灯的亮、灭情况,并设定:灯亮时,对应逻辑“1”;灯灭时,对应逻辑“0”。
(2)根据逻辑问题及以上设定,列出真值表如表11.4所示。
(3)由真值表写出逻辑表达式并化简。用公式法化简F1:
F1=ABC+ABC+ABC+ABC
=A(BC+BC)+A(BC+BC)
=A(B○C)+A(B○C)
=A○(B○C)
用卡诺图法化简F2,将真值表中的函数值填入卡诺图如图11.4(a)并化简。
由卡诺图得最简表达式:
F2=AB+BC+AC
若采用与非门实现,则应将函数转换为与非与非式:
(4)根据表达式画出逻辑电路如图11.4(b)所示。由图可见,该电路要用三片集成器件构成:一片四异或门7486、—片四2输入与非门7400、—片三3输入与非门7410。虽然逻辑表达式是最简的,但实际实现起来所用的集成器件的个数和种类都不是最少。
(5)若以集成器件为基本单元来考虑向题,可重新化简逻辑函数F2:
F2=ABC+ABC+ABC+ABC
=A(BC+BC)+BC
=A(B○C)+BC
=A(B○C)·BC
对应的逻辑电路如图11.4(c)所示,此电路只需两片集成器件即可完成。由此可见,计逻辑电路时,不能单纯考虑逻辑表达式是否最简,所用逻辑门是否最少,而要从实际出发,以集成器件为基本单元来考虑问题,看是否所用集成器件的个数及种类最少。另外,进行多个输出端的逻辑函数的化简时,让不同的输出逻辑函数中包含相同项,可以减少门的个数,有利于整个逻辑电路的化简。
例11.5 试用3个异或门4位二进制码转换成4位格雷码。
解 (1)列出将4位二进制码转换成4位格雷码的真值表,如表11.5所示。其中B3B2B1B0是二进制码、G3G2G1G0是格雷码。
(2)用卡诺图化简输出函数表,得逻辑函数表达式为:
G3=B3
G2=B3○B2
Gl=B2○B1
G0=B1○B0
(3)根
您可能关注的文档
最近下载
- 二甲胺蒸汽冷凝器毕业设计.doc VIP
- 御纂医宗金鉴.卷26至卷49.总九十卷.清吴谦等编纂.清乾隆七年武英殿刻本.pdf VIP
- 企业风险管理国内外研究现状文献综述.docx VIP
- 卓梅尼GTEC188 电梯控制系统调试手册v1.4.pdf
- AI技术于建筑工程领域的运用.docx VIP
- 中国宣传画.标清版.约3000像素.V01.pdf VIP
- 围术期感染防控培训课件.pptx VIP
- 二战图片史.Pictorial history of World War II.卷一.欧洲战场.The war in Europe.英文版.1951年.pdf VIP
- 工艺管道工程监理平行检验方案.pdf VIP
- 文言文阅读专项训练及答案(精选) .pdf VIP
原创力文档


文档评论(0)