卷积交织声码器FPGA同步硕士论文.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
卷积交织声码器FPGA同步硕士论文

基于FPGA的渔业基站电台设计与实现 【摘要】 我国现有的渔业通信基站电台主要是以超短波电台为主。超短波电台多采用模拟信号通信,使得电台功能单一,话音质量差。随着渔业通信的发展,数字语音及数字传输业务的需求越来越多。本文提出的数字基站电台主要是为了改进现有超短波电台的不足以满足渔业通信对数字基站电台的需求。论文首先介绍了课题研究的背景,讨论了渔业通信系统的国内外研究成果,进而分析了研制开发全数字渔业基站电台的重要性。其次,介绍了本基站电台的总体方案的设计要求和实现的功能。第三,介绍了FPGA在本系统的数字信号处理方面的应用,然后就卷积和交织的原理及在FPGA中的编程实现加以描述,紧接着介绍了声码器在系统中的应用。第四,就本系统中用到的同步方案进行了理论分析和仿真实现。最后,对本文提出的基站电台中软件和硬件的设计方案进行了测试,测试的结果验证了本方案的可行。?更多还原 【Abstract】 The communication base station radio for Marine Fishery in our country currently is VHF radio. With the development of fisheries communications, digital voice and digital transmission services are increasingly in demand. As the VHF radio station using analogue communication system which has single function and poor voice quality. In order to satisfy the demand of fishery communication for digital base station radio, digital base station radio which is proposed in this paper is basically to impro...?更多还原 【关键词】 卷积; 交织; 声码器; FPGA; 同步; 【Key words】 Convolution; Interleaving; Vocoder; FPGA; Synchronization; 摘要 3-4 Abstract 4 第一章 绪论 7-11 1.1 课题的背景和意义 7 1.2 国内外研究现状 7-8 1.3 论文章节安排 8-11 第二章 渔用基站电台系统总体方案 11-17 2.1 渔用基站电台的系统要求指标 11 2.2 新型渔用全数字电台的功能描述及系统框图 11-13 2.3 渔用全数字基站电台的功能实现描述 13-17 第三章 FPGA 在数字信号处理中的应用 17-35 3.1 卷积 17-23 3.1.1 卷积码的编码 18 3.1.2 卷积码的Verilog HDL 实现 18-21 3.1.3 卷积码的译码 21-22 3.1.4 维特比译码的Verilog HDL 实现 22-23 3.2 交织 23-28 3.2.1 交织的分类 24-26 3.2.2 交织的Verilog HDL 实现 26-27 3.2.3 交织译码的Verilog HDL 实现 27-28 3.3 声码器 28-35 3.3.1 CMX618 功能与特点 28-29 3.3.2 CMX618 工作原理 29-30 3.3.3 系统的软件设计 30-35 第四章 同步算法的仿真与实现 35-49 4.1 位同步 35-40 4.1.1 位同步算法研究 35-36 4.1.2 位同步的工程实现 36-38 4.1.3 位同步的性能仿真 38-40 4.2 群同步 40-49 4.2.1 群同步算法研究 40-42 4.2.2 群同步的工程实现 42-44 4.2.3 群同步的性能仿真 44-49 第五章 渔用基站电台的硬件及软件实现 49-59 5.1 FPGA 简介 49-51 5.2 FPGA 的配置电路 51-53 5.3 通信协议描述 53-59 5.3.1 发送方通信协议 54-56 5.3.2 接收方通信协议 56-59 第六章 结束语 59-61 附录A 卷积编码的VerilogHDL 实现 61-63 附录B 声码器控制的VerilogHDL 实现 63-67 致谢 67-69 参考文献

文档评论(0)

zilaiye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档