电工学第四版 实指导 实验三 组合逻辑电路.docVIP

  • 19
  • 0
  • 约2万字
  • 约 6页
  • 2016-10-06 发布于贵州
  • 举报

电工学第四版 实指导 实验三 组合逻辑电路.doc

电工学第四版 实指导 实验三 组合逻辑电路

实验三 组合逻辑电路(常用门电路、译码器和数据选择器) 一、实验目的 、实验 图3.1 组合逻辑电路的一般设计步骤 设计组合逻辑电路时,通常先将实际问题进行逻辑抽象,然后根据具体的设计任务要求列出真值表,再根据器件的类型将函数式进行化简或变换,最后画出逻辑电路图。 2. 组合电路的竞争与冒险(旧实验指导书P17~20) (二)常用组合逻辑器件 1.四二输入与非门74LS00 74LS00为双列直插14脚塑料封装,外部引脚排列如图所示它共有四独立的“与非”门,的构造和逻辑功能相同 图 74LS00引脚排列74LS20 74LS20为双列直插14脚塑料封装,外部引脚排列如图所示它共有独立的四“与非”门,的构造和逻辑功能相同图74LS20引脚排列74LS86 74LS86为双列直插14脚塑料封装,外部引脚排列如图所示它共有四独立的“异或”门,的构造和逻辑功能相同图74LS86引脚排列74LS138 74LS138是集成3线-8线译码器,其功能表见表3.1。它的输出表达式为(i=0,1,…7;mi是最小项),与基本门电路配合使用,它能够实现任何三变量的逻辑函数。74LS138为双列直插16脚塑料封装,外部引脚排列如图所示74LS138的功能表 输 入 输 出 端 控 制 端 输 入 端 G1 G2A G2B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7

文档评论(0)

1亿VIP精品文档

相关文档