- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
短波电台无线数据传输网络的组建
短波电台无线数据传输网络的组建无线电短波是指波长为10~100 m的电磁波,其频率为3~30 MHz。利用短波信道进行数据通信,具有传输距离远、受地形限制较小、不易遭受人为破坏等优点,有着广阔的应用前景。文章在对短波信道的特性进行分析的基础上,通过对短波通信的主要工具短波电台进行改进,提出了一种方案,用于组建一个一点对多点的星型拓扑结构无线网络,进行远距离数据传输,并根据此方案设计了基于DSP芯片的系统软、硬件。通过实验测试,该系统实现了组网的功能。
1 组网方案
在设计组网方案时需要对短波电台进行改进,为了不影响电台原有的内部硬件结构和功能,本文方案设计了与短波电台的音频输入输出口相接口的硬件,在发送端先对数字信号做音频调制,再由电台进行二次调制到短波频段上发送,在接收端经过短波解调和音频解调得到数字信号。这种改进方法适用于大多数具有语音通信功能的电台,易于移植,具有良好的经济性和通用性。
采用了时分多址(TDMA)的方式,在某一时刻只有一个用户发送信号,以获得较好的信噪比性能。在短波通信中产生的多径时延,限制通报的码元速率一般在200 b/s以下,本方案设置码元速率为100 b/s。
选择多进制频率键控(MFSK)的音频调制方式,这种方式适合于在缺乏相位稳定性的信道及衰落信道上进行数据传输,而且充分利用了传输带宽,提高了传输速率。在接收端使用非相干解调和平方率检波的方法对MFSK信号进行解调[1],这种方法不需要估计载波的相位,大大降低了系统的复杂度。
发送端在发送MFSK信号之前插入时域位同步导频,用来帮助接收端获取抽样判决的位同步信息。本方案利用了m序列的自相关函数近似于冲击函数的特性,使用与码元等周期的m序列音频调制信号作为位同步导频。接收端在进行导频检测时,先对采样得到的信号进行顺序移位,再与本地序列做相关,在一个码元周期内,找到最大的相关结果与对应的时刻,认为此时刻为码元结束的时刻,并由此获得位同步信息。
2 系统硬件设计
2.1 系统硬件总体结构
系统硬件以DSP芯片为核心,对信号主要进行数字处理,把固定的硬件结构和灵活的软件算法相结合,只通过修改软件就可以实现方案的改进和系统的升级,灵活简单、方便易行。系统使用TI公司生产的DSP芯片TMS320VC5402(简称C5402),是一款低功耗、高性价比的16 b字长定点DSP芯片,运算速率可达100MI/s,具有高度灵活的可操作性和高速的处理能力,在实时嵌入语音通信等方面得到了广泛的应用。
系统硬件结构如图1所示。主要包括4个模块:DSP模块、电源模块、模拟接口模块和异步串行接口及EPROM模块。DSP模块用来完成数字信号处理算法;电源模块利用了电台提供的12 V直流电压,经过两级电源转换,产生稳定的3.3 V和1.8 V的电压输出,分别提供给C5402作为I/O电源和内核电源,同 时5 V的直流电压也给电路板上的其他芯片供电;模拟接口模块和电台音频口连接,用来采样音频输出信号和产生音频模拟输入信号,控制电台音频输入输出转换键控信号PTT;异步串行接口及EPROM模块完成与信息录入设备通信,以及保存程序代码并在复位时自行加载。
2.2 模拟接口模块设计
系统硬件采用了10 b并行A/D转换器TLV1571,该芯片的采样率最高可达1.25 MS/s,功耗极低,具有2个软件可配置的控制寄存器,由触发信号控制所有的采样、转换和数据输出,接口和控制简单,采用了双路8 b并行D/A转换器TLC7528,该芯片设计成具有单独的片内数据锁存器,VDD=5 V时的建立时间为100 ns,传输延时为80 ns,并且可用工作位电压方式,数据锁存与数模转换同样由触发信号完全控制。他们与C5402的连接如图2所示。
该模块通过地址译码把TLV1571和TLC7528分别映射到I/O空间的0x0002和0x0001,保证在C5402访问数据总线时只有一个芯片处于选通状态。在程序开始时要对TLV1571的工作方式进行初始化,通过写入控制字0x00C0和0x0100,把他配置成使用内部时钟、软件启动采样、二进制输出的模式[2]。C5402将串口引脚FSX0设置为通用输出引脚,控制TLV1571的读信号。在每次定时中断中产生相应的触发信号启动D/A和A/D转换,通过改变定时中断的频率就可以灵活地更改采样率和D/A转换频率。
2.3 异步串行接口及EPROM模块设计
异步串行接口及EPROM模块与C5402的连接如图3所示。
本方案利用了C5402的缓冲串口McBSP0的2个引脚:BDR0和BDX0作为通用的输入和输出引脚,用来模拟异步串口,采用 MAX232芯片将C5402输出的TTL电平转换为符合RC232标准的电平,可以与遵循该标准的
文档评论(0)