- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
层次化4位加法设计 VHDL
课 程 设 计 说 明 书
学院
专业
题目
学号
姓名
同组人员
报告完成日期
成绩
指导教师
实验一 层次化4位加法器设计
实验目的
1、掌握用 VHDL 设计全加器的方法并实现。
2、熟悉设计平台及VHDL层次化设计。
实验仪器
1、硬件:计算机Gxsoc/sops-Dev-Lab
CycloneII EP2C35F672C8 核心板
2、软件:正版Quartus8.0
实验设计要求
学习用VHDL或原理图设计方法,掌握全加器的设计方式及表示方式,极其与二进制表示的转换方法,完成编译、综合、适配、仿真和实验箱上的硬件测试,通过数码管观察结果。
采用层次化方法实现4位加法器,完成编译,仿真,引脚锁定,下载。
实验原理
通过动态扫描两组4BIT的二进制数据,同时还有一个单BIT的进位,把三者按照二进制加法原理进行加,求出和及进位,并通过电路显示出各部分数据(输入,输出)。
加数、被加数、“和”显示在共阳数码管上,进位输出显示在LED上。
程序代码
1、半加器Hadder代码
LIBRARY Ieee;
USE Ieee.Std_Logic_1164.all;
ENTITY HADDER IS
Port (a,b: In Bit;
Co, So: Out Bit);
END HADDER;
ARCHITECTURE fh1 Of HADDER Is
BEGIN
So = (a Xor b);
Co = (a And b);
END fh1;
2、或门 ora代码
LIBRARY Ieee;
USE Ieee.Std_Logic_1164.all;
ENTITY ora IS
Port ( a: in Std_Logic;
b: in Std_Logic;
c: out Std_Logic);
END ora;
ARCHITECTURE org OF ora IS
BEGIN
c = a Or b;
END org;
3、1位全加器f_hadder代码
LIBRARY Ieee;
USE Ieee.Std_Logic_1164.all;
ENTITY f_ADDER IS
Port (x: In Std_Logic;
y: In Std_Logic;
cin: In Std_Logic;
cout: Out Std_Logic;
sum: Out Std_Logic);
END f_ADDER;
ARCHITECTURE fd1 Of f_ADDER Is
Component HADDER
Port( a,b: In Std_Logic;
co,so: Out Std_Logic);
END Component;
Component ora
Port(a,b: In Std_Logic;
c: Out Std_Logic);
END Component;
Signal d,e,f: Std_Logic;
Begin
U1: HADDER
Port Map(a=X,b=Y,Co=d,so=e);
U2:HADDER
Port Map(a=e,b=cin,Co=f,so=sum);
U3:ora Port Map(a=d,b=f,c=cout);
END ARCHITECTURE fd1;
4、4位全加器Qadd:
Library ieee;
Use ieee.std_logic_1164.all;
Entity Qadd is
Port (a:in std_logic_VECTOR(3 DOWNTO 0);
b:in std_logic_VECTOR(3 DOWNTO 0);
--cin:in std_logic;
s:out std_logic_VECTOR(3 DOWNTO 0));
End Qadd;
Architecture one of Qadd is
Signal c0,c1,c2,c3 : std_logic;
Compon
您可能关注的文档
最近下载
- 国家基层高血压防治管理指南(2025版)培训项目参考答案 .pdf VIP
- 5.6二元一次方程与一次函数教学设计-北师大版八年级数学上册.docx VIP
- 【毕业论文】电风扇模拟自然风控制电路的设计.doc VIP
- JGT503-2016 承插型盘扣式钢管支架构件[参照].docx VIP
- 潮汕英歌舞课件.pptx VIP
- 联合利华专业销售技巧的培训教程.pptx
- 上海交通大学《机体防御与免疫》《机体防御与免疫》教学讲义(2015修).pdf VIP
- 上海交通大学《机体防御与免疫》8主要组织相容性复合体讲义教材.ppt VIP
- 中文三菱分油机维护说明书.pdf VIP
- 专题02 必修第一册 Unit1 Teenage Life 重点单词变形,词组,短语,句型【考点清单】.docx VIP
文档评论(0)