数字系统与逻辑设讲义第6章 常用时序逻辑电路模块.doc

数字系统与逻辑设讲义第6章 常用时序逻辑电路模块.doc

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统与逻辑设讲义第6章 常用时序逻辑电路模块

第6章 常用时序逻辑电路模块 本章教学目的与要求 熟练掌握;熟练掌握。;;1.按进位模数来分:模2计数器 、非模2计数器。 2.按计数脉冲输入方式分:同步计数器、异步计数器。 3.按计数增减趋势分:递增计数器、递减计数器、双向计数器。 4.按电路集成度分:小规模集成计数器、中规模集成计数器。 部分常用MSI计数器的型号及基本特性,如表6.1所示。 表6.1 部分常用MSI计数器的型号及基本特性 (2)移位寄存器的分类: 部分常用MSI移位寄存器的型号及基本特性,如表6.2所示。 表6.1 部分常用MSI计数器的型号及基本特性 6.2常用MSI计数器及其应用 6.2.1 74LS290/74LS90(二-五-十进制异步加法计数器) 1、功能描述 二-五-十进制异步加法计数器7490采用14引脚双列直插式封装,电源和地的引脚位置与大多数标准集成电路不同,第5脚为电源, 第10脚为地,使用时需要注意。与此类似的还有7491、 7492、 7493、7494、7496等芯片。  7490的电路结构、逻辑符号如图6.1所示。从电路结构可见,7490在其电路内部实际上分为二进制和五进制两部分,分开使用时,它是二进制计数器或五进制计数器;结合使用时,它是十进制计数器。在QD、QC、QB三个触发器构成的五进制计数器中,QD是最高位,QB是最低位。两个时钟脉冲输入信号CPA、CPB均为下降沿有效。 图6.1 7490电路结构与逻辑符号 (a) 电路结构; (b) 国标符号; (c) 惯用符号 2、使用方法 利用74LS90可以构成8421BCD计数器和5421BCD计数器,如图6.2所示。 图6.2  7490构成十进制计数器 (a) 8421BCD计数器; (b) 5421BCD计数器 利用7490构成不超过十的任意进制计数器,图6.3为7490构成的八进制计数器。 图6.3 7490构成八进制计数器 (a) 电路; (b) 工作波形 3、级连扩展 一般扩展方法 使用7490的一般扩展方法是,先将7490接为10n进制计数器,然后遇M清0。尽量利用R01、R02端,不加或少加逻辑门。  例:用7490构成八十五进制计数器。  解:首先用两片7490构成一百进制计数器,然后遇85(十位为8,个位为5时)清0,电路如图6.4所示。 图 6.4 7490构成八十五进制计数器 该电路的基本工作过程为:一般情况下,右侧7490(个位)每来1个CP脉冲状态加1,满10向左侧7490(十位)进位。当左侧7490(十位)为8(QD=1)、 右侧7490(个位)为5(QDQCQBQA=0101)时,两片7490的R01、R02同时为1,两片7490的Q端立即同时清0,电路回到00状态。由于该计数器的有效计数状态为00~84,所以是一个八十五进制加法计数器。 6.2.2 74LS163/74LS161(4位二进制同步可预置加法计数器) 1、功能描述 图 6.5 74163的逻辑符号与功能表 图6.6 74163的逻辑符号与功能表 2、使用方法 从功能表可见,74163具有同步清0、 同步置数、 同步计数和状态保持等功能,是一种功能比较全面的MSI同步计数器。 使用74163的复位和置数功能,可以方便地构成任意进制计数器。 1)反馈清0法构成M进制计数器 因为74163是同步清0, 因此反馈识别门的连接关系与7490有所不同。7490是遇状态M立即清0,74163是遇状态“M-1”时下一个CP脉冲清0。当74163到达状态“M-1”时,反馈识别门输出0,但必须等到下一个CP脉冲到来时才能将计数器复位,因此状态“M-1”是稳定状态,计数器输出波形不会出现毛刺。 例:用74163构成10进制计数器。  解:M-1=10-1=9=(1001)2,QD、QA为1,因此,识别与非门输入端接QD和QA,输出端接。为了保证时计数器正常计数,、P、T等信号均应接逻辑1。电路连接如图6.7所示,工作波形如图6.8所示。 图6.7 电路连接图      图6.8 电路工作波形图 2)反馈预置法构成M进制计数器 使用74163的置数功能,可以灵活地构成各种进制的计数器。基本连接方式为:DCBA接计数器状态循环的第一个状态,识别与非门输入端接计数器状态循环的最后一个状态中“1” 所对应的触发器Q端,识别与非门输出端接74163的。如果计数器状态循环的最后一个状态是“15”,则直接将进位输出CO取反后接即可。为了保证时计数器正常计数,74163的其它控制端、P、T均应接

文档评论(0)

ptaosqi + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档