2013数字电实验手册.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2013数字电实验手册

数电实验报告 实验一 半加器和全加器的逻辑设计及功能测试 实验目的 熟悉组合逻辑的设计方法。 对设计电路进行功能测试。 组合逻辑电路设计的一般步骤 实验器材 数字逻辑实验箱 1台 集成电路: 74LS00(四二输入与非门) 1只 74LS86(四二输入异或门) 2只 实验内容 半加器的设计及功能测试 半加器——实现两个一位二进制数相加的操作电路。 表一 半加器真值表 ai bi Si Ci 0 0 0 1 1 0 1 1 0 1 1 0 0 0 0 1 从真值表可得出最简逻辑式: Si = aibi 由函数式得逻辑图: 因为74LS00是与非门,因此改变电路如下: 实验步骤: 按图3接好半加器实验电路。 通过逻辑开关(K1、K2)向ai 、bi输入不同的信号,并将测试结果记录于表二中。 表二 ai bi Si Ci 0 1 0 1 1 0 1 1 0 0 0 0 1 全加器的设计及功能测试 全加器——实现两个同位的加数和来自低位的进位三者相加的电路。 由逻辑要求可得全加器真值表: 表三 全加器真值表 ai bi ci-1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 卡诺图化简 简化表达式 Si = aibici-1 Ci =(aibi)·ci-1 + ai bi 因为74LS00是与非门,修改Ci函数式如下: 逻辑图 实验步骤: 按图6接好全加器实验电路。 通过逻辑开关(K1、K2、K3)向ai 、bi 、Ci-1输入不同的信号,并将测试结果记录于表四中。 表四 ai bi Ci-1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 步骤:基本上和实验手册上差不多。 遇到的问题:1、连接 Si = aibici-1 和 Ci 的时候不会连接,非常困扰后经过 老师指导正确连接。 2、仪器的有些空是坏的,导致结果显示不正确。 3、很多线交错混杂在一直,检查时有点混乱。 4、没有把Ci 作为输入。 感受:还多好玩的,结果正确显示出来时特别有成就感。还有在做的过程中大家的思维都比较发散,团队的合作精神也很重要。 实验二 集成计数器 实验目的 熟悉集成计数器逻辑功能和各控制端作用 掌握计数器使用方法 实验仪器 数字逻辑实验箱 1台 集成电路: 74LS290 十进制计数器 2只 74LS00((四二输入端与非门) 1只 三、实验内容 1、集成计数器74LS290功能测试。 (1)直接置0(R0(1)与R0(2)同时为1) 直接置9(R9(1)与R9(2)同时为1) (2)按照8421 BCD码进行异步十进制加法计数,CP0=CP,CP1=QA,QDQCQBQA输出 (3) 二进制计数,CP0=CP,但CP1与QA不连接,QA输出 (4)五进制计数,CP1=CP,QDQCQB输出 (5) 若CP1=CP,CP0=QD,按如下状态图进行十进制异步计数器: 排列:QAQDQCQB 2、用74LS290实现模7计数器的方案(与门可用与非门实现) 4、用两片74LS290实现六十进制计数器 实验步骤:和实验手册上差不多 问题:开始连接电路是没有置0,没有搞清楚实验的原理, 输出连接错误导致结果出错。 实验三 译码器 实验目的 1、熟悉集成译码器 2、了解集成译码器应用 实验仪器 数字逻辑实验箱 1台 集成电路: 74LS139 2-4线译码器 1 只 三、实验内容 译码器功能测试,将74LS139译码

文档评论(0)

gbn092 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档