多功能数字钟的VDL设计.docVIP

  • 9
  • 0
  • 约2.81万字
  • 约 18页
  • 2016-10-18 发布于贵州
  • 举报
多功能数字钟的VDL设计,多功能数字钟课程设计,多功能数字钟的设计,多功能数字钟电路设计,多功能数字钟设计,多功能数字钟设计报告,多功能数字钟,多功能数字钟电路图,eda多功能数字钟,多功能数字钟verilog

毕业设计论文 多功能数字钟的VHDL设计 系 xxxxxxxxxxxxxxxxx 专业 xxxxxxxxxxxxx 学号 xxxxxxxxxxx 姓名 xxxxxxx 班级 xxxxxxxxxxxx 指导老师 xxxxxxxxxx 职称 指导老师 职称 毕业设计时间 2009年11月——2010年1月 摘 要: 应用VHDL语言编程,进行了多功能数字钟的设计,MAX PLUSⅡ环境下通过了编译、仿真、调试。 关键词:VHDL钟图,电子工业界经历了巨大的飞跃。集成电路的设计正朝着速度快、性能高、容量大、体积小和微功耗的方向发展。基于这种情况,可编程逻辑器件的出现和发展大大改变了传统的系统设计方法。可编程逻辑器件和相应的设计技术体现在三个主要方面:一是可编程逻辑器件的芯片技术;二是适用于可逻辑编程器件的硬件编程技术,三是可编程逻辑器件设计的EDA开发工具,它主要用来进行可编程逻辑器件应用的具体实现。在本实验中采用了集成度较高的FPGA 可编程逻辑器件, 选用了VHDL硬件描述语言和MAX + p lusⅡ开发软件。VHDL硬件描述语言在电子设计自动化( ED

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档