Spartan-6管脚定义及作用.docx

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Spartan-6管脚定义及作用

Spartan6系列之器件引脚功能详述 由 HYPERLINK "/users/%E6%8A%80%E6%9C%AF%E7%BC%96%E8%BE%91" \o "浏览用户信息" 技术编辑 于 星期四, 09/25/2014 - 14:48 发表 1. Spartan-6系列封装概述   Spartan-6系列具有低成本、省空间的封装形式,能使用户引脚密度最大化。所有Spartan-6 LX器件之间的引脚分配是兼容的,所有Spartan-6 LXT器件之间的引脚分配是兼容的,但是Spartan-6 LX和Spartan-6 LXT器件之间的引脚分配是不兼容的。 表格 1Spartan-6系列FPGA封装 2. Spartan-6系列引脚分配及功能详述   Spartan-6系列有自己的专用引脚,这些引脚是不能作为Select IO使用的,这些专用引脚包括: 专用配置引脚,表格2所示,GTP高速串行收发器引脚,表格3所示 表格 2Spartan-6 FPGA专用配置引脚 注意:只有LX75, LX75T, LX100, LX100T, LX150, and LX150T器件才有VFS、VBATT、RFUSE引脚。 表格 3Spartan-6器件GTP通道数目 注意:LX75T在FG(G)484 和 CS(G)484中封装4个GTP通道,而在FG(G)676中封装了8个GTP通道;LX100T在FG(G)484 和 CS(G)484中封装4个GTP通道,而在FG(G)676 和 FG(G)900中封装了8个GTP通道。   如表4,每一种型号、每一种封装的器件的可用IO引脚数目不尽相同,例如对于LX4 TQG144器件,它总共有引脚144个,其中可作为单端IO引脚使用的IO个数为102个,这102个单端引脚可作为51对差分IO使用,另外的32个引脚为电源或特殊功能如配置引脚。 表格 4Spartan6系列各型号封装可用的IO资源汇总 表格 5引脚功能详述 引脚名 方向 描述 User I/O Pins IO_LXXY_# Input/ Output IO表示这是一个具有输入输出功能的引脚,XX表示该引脚在其Bank内的惟一标识,Y表示是差分引脚的P还是N引脚 Multi-Function Pins IO_LXXY_ZZZ_# Zzz代表该引脚除IO功能之外的其他功能, Dn Input/ Output (during readback) 在SelectMAP/BPI模式中,D0—D15是用于配置操作的数据引脚,在从SelectMAP的回读阶段,当RDWR_B为低电平时,Dn为输出引脚,在配置过程结束后,该引脚可作为通用IO口使用 D0_DIN_MISO_MISO1 Input 在Bit-serial模式中,DIN是惟一的数据输入引脚; 在SPI模式中,MISO是主输入从输出引脚; 在SPI x2 or x4模式中,MISO1是SPI总线的第二根数据线; D1_MISO2, D2_MISO3 Input 在SelectMAP/BPI模式中,D1、D2是配置数据线的低2bit;在SPIx4 模式中,MISO2和MISO3是SPI总线的数据线的高2bit An Output 在BPI模式中A0—A25是输出地址线,配置完成后,它们可作为普通IO使用 AWAKE Output 挂起模式中的状态输出引脚,如果没有使能挂起模式,该引脚可作为普通IO引脚 MOSI_CSI_B_MISO0 Input/ Output 在SPI配置模式中的主输出从输入引脚; 在SelectMAP模式中,CSI_B是低有效的Flash片选信号; 在SPI x2 or x4模式中,这是最低数据线 FCS_B Output 在BPI模式中,BPI flash的片选信号 FOE_B Output 在BPI模式中,BPI flash的输出使能 FWE_B Output 在BPI模式中,BPI flash写使能 LDC Output 在BPI模式中,在配置阶段LDC保持低电平 HDC Output 在BPI模式中,在配置阶段HDC保持低电平 CSO_B Output 在SelectMAP/BPI模式中,菊花链片选信号; 在SPI模式中,是SPI Flash的片选信号; IRDY1/2, TRDY1/2 Output 使用PCI 的IP Core时,它们作为IRDY和TRDY信号 DOUT_BUSY Output 在SelectMAP模式中,BUSY表示设备状态; 在Bit-serial模式中,DOUT输出数据给菊花链下游的设备 RDWR_B_VREF Input 在SelectMAP模式中,RDWR_B是低有效的写使能信号;配置完成后,可当做普通IO使用 HSWAPEN

文档评论(0)

zilaiye + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档