- 1、本文档共96页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 * 页 例:由555定时器构成的施密特触发器输入信号如图所示,试画出输出波形。 第 * 页 例:由555定时器和74LS14组成如图所示电路,已知74LS14的正向和负向阀值电压分别为1.7V和0.9V,输出高低电平分别为3.6V和0.3V,电路元件参数为R1=R2=10K,C1=C2=0.2uF,VR=3.6V。试回答: (1)74LS14和R1,C1构成何种电路,并求其主要参数。 (2)555定时器构成何种电路,并求其主要参数。 (3)说明VR和Rd,Cd的作用。 第 * 页 解: (1)构成多谐振荡器。T=2.4ms,q=29.3%。 (2)构成单稳。T=2.2ms。 (3)VR保证稳态时触发输入为高电平,Rd和Cd将宽脉 冲变为窄脉冲,为1微分电路。 第 * 页 例:TTL非门构成的环形振荡器如图所示,分析其振荡原理,说明这种电路对非门个数有何要求。 解: 利用门的传输延迟来控制 振荡周期,门的个数要为 奇数个 * 第 * 页 例:一逻辑电路如图所示,试画出时序电路部分的状态图,并画出在CP作用下2—4 译码器74LS139 输出Y 0、Y1、Y 2、Y 3的波形,设Q1、Q0的初态为0 解:首先作出Q1Q0的状态转换图。 第 * 页 第 * 页 第六章习题 第 * 页 例:分析图所示电路,画出在5个时钟CP作用下Q1Q2的时序图。根据电路的组成及连接直接判断出电路的功能 异步4进制减计数器 第 * 页 例:分析该电路为几进制计数器?画出电路的状态转换图 解:写激励方程、输出方程,并结合特性方程求解状态方程 第 * 页 得出状态转换表 同步5进制计数器 转换次序 现态 次态 S0 0 0 0 0 0 1S1 0 0 1 0 1 0S2 0 1 0 0 1 1S3 0 1 1 1 0 0S4 1 0 0 0 0 0 第 * 页 例:分析图示的电路,画出电路的状态转换图和时序图。说明电路能否自启动 解:写激励方程、输出方程,并结合特性方程求解状态方程 第 * 页 同步6进制计数器,能自启动 得出状态转换表 Z在110时输出为1,表示进位 第 * 页 例:异步计数电路。分析电路为几进制计数器,画出电路的状态转换图 解:写激励方程、输出方程,并结合特性方程求解状态 方程,并列写时钟方程。 第 * 页 得出状态转换表 CP1 CP2 CP3 0 0 0 ↓ X X 0 0 1 0 0 1 ↓ ↓ ↓ 0 1 0 0 1 0 ↓ X X 0 1 1 0 1 1 ↓ ↓ ↓ 1 1 0 1 1 0 ↓ X X 1 1 1 1 1 1 ↓ ↓ ↓ 0 0 0 异步6进制计数器,能自启动 第 * 页 例:设计一个同步7进制加法计数器。 解:由题意可得状态转换图 S0 S1 S2 S3 S4 S5 S6 0 0 0 0 0 0 1 状态编码,得出状态转换真值表 转换 次序 现态 次态 Y S0 0 0 0 0 0 1 0 S1 0 0 1 0 1 0 0 S2 0 1 0 0 1 1 0 S3 0 1 1 1 0 0 0 S4 1 0 0 1 0 1 0 S5 1 0 1 1 1 0 0 S6 1 1 0 0 0 0 1 第 * 页 选择JK触发器,利用卡诺图化简求得驱动方程和输出方程 F0 J0 K0 0 1 1 × 1 0 × 1 0 1 1 × 1 0 × 1 0 1 × 1 1 0 × 1 0 0 0 × F1 J1 K1 0 0 0 × 0 1 1 × 1 1 × 0 1 0 × 1 0 0 0 × 0 1 1 × 1 0 × 1 第 * 页 F2 J2 K2 0 0 0 × 0 0 0 × 0 0 0 × 0 1 1 × 1 1 × 0 1 1 × 0 1 0 × 1 Y Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 1 第 * 页 化简后得到: 检查111,1CP后进入000,电路具有自启动能力 第 * 页 例:用JK触发器设计一个能产生如图所示波形的同步时序逻辑电路,不得使用其它门电路。要求:给出设计过程,检查自启动,画出逻辑图,包括进位输出。 解:由波形图可得状态转换图 第 * 页 得出状态转换真值表 结合真值表和特性方程求激励方程 能自启动 第 * 页 例:试用74161和数据选择器构成一列发生器 第 * 页 例:用十六进制同步加法计数器74161设计能自启动的2421BCD 码十进制加法计数器,可用必要的门电路。 解:2421码状态转换图 计数至4时进行置数1101 第 * 页 例:用中规模集成计数器74LS161 构成初始状态为001
您可能关注的文档
最近下载
- 资本主义的发展历程(萌芽、制度确立、扩展)课件+++2024年湖南省中考二轮专题复习.pptx VIP
- 施耐德电气 SD328B 步进电机驱动器 产品手册.pdf
- J B-T 8975-2006 低压信号灯-机械行业标准规范.pdf VIP
- 医保支付方式改革—DRG与DIP.pptx
- 《10kV电杆结构部分计算书》.doc
- 《艺术学概论》随堂测验1-9答案.docx VIP
- 银行业防火演练方案.docx VIP
- 中医病历模板(腰突5).doc VIP
- Long-Term-Development-in-Sport-and-Physical-Activity-3.0体育运动中的长期发展.pdf
- 2023年陕西投资集团有限公司校园招聘考试笔试题库及答案解析.docx
文档评论(0)