2-2引脚总结.ppt

为了正确的读引脚,在读引脚之前,CPU必须首先向相应的锁存器写1使之置位,才能读出引脚值。例如读P0口低4位引脚线上的信号。 MOV P0,#0FH MOV A, P0 P2口作为地址总线时,“控制”信号为‘1’,多路开关车向地址线(即向上接通),地址信息经反相器→V2管栅极→漏极输出。由于P2口输出高8位地址,与P0口不同,无须分时使用,因此P2口上的地址信息(程序存储器上的A15~A8)数据地址寄存器高8位DPH保存时间长,无须锁存。 作为地址总线使用时的工作过程 4.P3端口 P3端口和P1端口的结构相似,区别仅在于P3端口的各端口线有两种功能选择。当处于第一功能时,第二输出功能线为1,此时,内部总线信号经锁存器和场效应管输入/输出,其作用与P1端口作用相同,也是静态准双向I/O端口。当处于第二功能时,锁存器输出1,通过第二输出功能线输出特定的信号,在输入方面,即可以通过缓冲器读入引脚信号,还可以通过替代输入功能读入片内的特定第二功能信号。由于输出信号锁存并且有双重功能,故P3端口为静态双功能端口。 输出:此时,“第二输出功能”为高电平,与非门打开,内部数据通过锁存器的Q经过 与非门到V2; 输入:从引脚在读引脚控制信号控制下,通过三态门进入(同样要置1)。 1)第一功能使用 2)第二功能使用 P3口的第二功能: P3.0 R

文档评论(0)

1亿VIP精品文档

相关文档