- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
16位定点数原码一位乘法器的设计与实现-大学毕业设计论文.doc
计算机科学与工程学院
课程设计报告
题目全称: 16位定点数原码一位乘法器的设计与实现
课程名称: 计算机组成原理
指导老师: 谭浩 职称:
序号 学生姓名 学号 班号 成绩 1 刘晓窗 2012060010006 2012060010 2 李育桥 2012060010025 2012060010 3 郭建准 4 李浩 5 李志飞 6 7 8 9 10 (注:学生姓名填写按学生对该课程设计的贡献及工作量由高到底排列,分数按排名依次递减。序号排位为“1”的学生成绩最高,排位为“10”的学生成绩最低。)
指导老师评语:
签字:
摘 要
Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。ABSTRACT
Text….
Keywords:
目录
(自动插入目录)
第一章 绪论 1
1.1 选题背景及意义 1
1.2 国内外研究现状 1
1.3 主要内容与章节安排 1
1.4 本章小结 1
第二章 课程设计的需求分析 3
2.1 环境需求 3
2.2 功能需求 3
2.3 性能需求 3
2.3 本章小结 3
第三章 ****的设计 5
3.1 总体设计 5
3.2 功能模块设计 5
3.3 本章小结 5
第四章 ****的实现 7
4.1 开发环境介绍 7
4.2 主要功能模块的实现 7
4.3 本章小结 7
第五章 测试及成果展示 9
5.1 测试环境 9
5.2 测试用例和结果 9
5.3 成果展示 9
5.4 本章小结 9
第六章 总结与展望 11
参考文献 12
第一章 绪论
1.1 选题背景及意义
随着计算机科学技术的发展,人们获得信息的途径更加多样,获取信息的速度更加快捷。硬件的发展允许程序员编出很多精彩的使用软件,也使得计算机更加普及。中央处理器CPU的好坏是影响和制约计算机速度和性能的关键因素。而加法器是组成CPU的的重要部件,一般运算速度的快慢就取决与每秒执行加法的次数,加法器是算术逻辑单元中的基本逻辑器件。例如:为了节省资源,减法器和硬件乘法器都可由加法器来构成。
1.2 国内外研究现状
1.3 主要内容与章节安排
1.4 本章小结
第二章 课程设计的需求分析
2.1 环境需求
PC、win7、ise7.1、xc3s100e-4vq100芯片、
2.2 功能需求
x、y为两个16位定点数,z为32位数,作为输出。实现16位定点数乘法。
2.3 性能需求
2.3 本章小结
第三章16位乘法器的设计
3.1 总体设计
3.2 功能模块设计
3.3 本章小结
第四章 ****的实现
4.1 开发环境介绍
4.2 主要功能模块的实现
module multi16(x,y,clock,z);
input[15:0] x,y;//定义乘数
input clock; //定义时钟clock
output[31:0] z; //定义和的输出z
reg [15:0] reg_x;//定义寄存器x
reg [15:0] reg_y; //定义寄存器y
reg [31:0] reg_z; //定义寄存器z
wire[16:0] p0,p1,p2,p3,p4,p5,p6,p7,p8,p9,p10,p11,p12,p13,p14,p15;//定义分别用来存储a十六位与b的每一位相与的结果
wire[75:0] j1,k1;
wire[50:0] j2,k2;
wire[32:0] j3,k3;
wire[22:0] j4,k4;
wire[15:0] j5,k5;
wire[6:0] j6,k6;
wire[2:0] j7,k7;
wire[8:0] j8,k8;
wire[21:0] j9,k9;
assign z=reg_z;//将寄存器z的内容赋给输出和z
always @(p
您可能关注的文档
- 《人才网商业策划书》-大学毕业设计论文.doc
- 《网络互联与路由a》课程设计-大学毕业设计论文.doc
- 《微型计算机系统》课程设计基于单片机的跑马灯设计-大学毕业设计论文.doc
- 8万立方米年凝灰岩采石场安全现状评价报告-大学毕业设计论文.doc
- 【精品】立式超声微细电解加工机床系统设计-大学毕业设计论文.doc
- 《印刷色彩质量控制》版面设计与印刷工艺设计-大学毕业设计论文.doc
- ××本科图书馆施工组织设计-大学毕业设计论文.doc
- 1号副矿井提升选型设计-大学毕业设计论文.doc
- 2ask调制与解调系统的matlab实现及性能分析-大学毕业设计论文.doc
- 35kv电网变压器继电保护课程设计-大学毕业设计论文.doc
- 35kv总降变电所电气一次部分设计-课程设计-大学毕业设计论文.doc
- 40(m3)液化石油气储罐设计报告-大学毕业设计论文.doc
- 65m3h直接蒸氨工艺设计-大学毕业设计论文.doc
- 84.4m单线铁路下承式栓焊简支钢桁梁桥-课程设计-大学毕业设计论文.doc
- fft算法的应用研究-大学毕业设计论文.doc
- 100万吨-年乙烯及配套项目乙烯工程35万吨-年苯酚丙酮装置设备塔盘安装施工技术方案-大学毕业设计论文.doc
- 220kv变电站接入系统设计论文-大学毕业设计论文.doc
- 220v-50a单相全波可控整流电路-课程设计论文-大学毕业设计论文.doc
- 300mw循环流化床锅炉运行分析-大学毕业设计论文.doc
原创力文档


文档评论(0)