- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
IC工艺及版图设课程设计模板,ic版图设计,ic版图设计工程师招聘,ic版图设计工程师待遇,ic版图,ic版图设计培训,ic版图设计难么,ic版图设计工程师,ic版图设计软件,ic版图视频教程
华侨大学电子工程系
集成电路工艺及版图设计
课程设计报告
设计课题: 姓 名: 专 业: 学 号: 日 期 20 年 月 日——20 年 月 日 指导教师:
华侨大学厦门专用集成电路与系统重点实验室 -2012- 目 录
1.设计的任务与要求…………………………………………………………………1……………………………………………………1
3.模块电路版图设计………………………………………………………………5
3.1 模块1电路原理图………………………………………………………6
3.2 使用棍棒图对模块1电路进行预布图………………………………………6
3.3模块1实际版图……………………………………………………6
3.4 模块2电路原理图………………………………………………………6
3.5 使用棍棒图对模块2电路进行预布图………………………………………6
3.6模块2实际版图……………………………………………………6
3.7 模块3电路原理图………………………………………………………6
3.8 使用棍棒图对模块3电路进行预布图………………………………………6
3.9模块3实际版图……………………………………………………6
4.整体电路版图及验证……………………………………………………………10
4.1整体电路版图布局方案……………………………………………………6
4.2整体电路版图布局……………………………………………………6
4.3 DRC验证结果……………………………………………………6
4.4 LVS验证结果……………………………………………………6
5.经验体会…………………………………………………………………………15
一.设计任务与要求:
设计任务:
本实验的任务为设计一个……功能的电路的版图……
设计要求:
1.分层次划分电路图
2.使用棍棒图进行版图预布图设计
3.基于CSMC 0.5um DPTM工艺完成模块电路版图设计
4.基于CSMC 0.5um DPTM工艺完成整体电路版图设计并完成DRC/LVS验证
二.电路原理图与电路模块划分:
整体电路图如下图所示:电流镜由一个NOTA电路与POTA电路两个模块构成。
本电路主要需要完成下列两部分版图设计
NOTA版图
POTA版图
三.模块电路版图设计:
3.1 模块1
电路原理图
该模块不要求匹配故基本上没有进行匹配,布局基本上参照原理图的排布。
3.3 电路模块1的实际版图
版图面积约70um X 50um (取整到10um)
电路修改:无
3.7 模块2 POTA电路图
3.9 POTA(模块2)实际电路图
版图面积:70um X 160um
四.整体电路版图设计及验证:
4.1 整体版图布局方案 参照原理图布局
4.2 整体版图结构
版图面积约:220um X 460um
4.2 DRC
⑴DRC.Result
⑵DRC Summary报告(下拉找到各层统计数据)粘贴实验报告统计数据必须和实际结果一致。
4.3 LVS
⑴
⑵LVS Report
⑶LVS端口/连线/器件数量报告(原始报告)
⑷LVS端口/连线/器件数量报告(最终报告)
课程设计体会总结:
最大的收获是解决问题的思路。我第二个模块画了5天,重画了两次但还是LVS有12个错误,也找了同组不同组很多同学帮忙看了都找不出来,对照原理图改了,各种对齐还是不行,一直纠结三极管是不是连的不够好,某哥还来说什么要BJT黄框对齐,要旋转等误导性的话,之后下了决心从头到尾再看最后一次。结果发现一个细节,当我把A2换成A1后错误数量虽然不变但报错的线路变了。所以我不再问别人这里为什么错了这种小白的话而是问假设我线全对,还有没可能因为其他设置问题出错以及A2是不是要设置什么不然A2全报错这样的问题。最后知道是CALIBRE文件的LVS文件哪个THICK没删掉。话说我当初是删掉了的,但后来CADENCE所在硬盘下载东西满了然后虚拟机报错说DISC NEED TO BE REPAI
您可能关注的文档
最近下载
- 个人开通天然气委托书范本 .pdf VIP
- 2025-2026学年人教版(2024)小学体育与健康二年级(全一册)教学设计(附教材目录).docx
- MG-WD系列采煤机说明书.doc
- 2025年河南省高考物理试卷(含答案解析).docx
- 学堂在线网课《生活英语读写》课后作业单元考核答案.docx VIP
- 2025年第42届全国中学生物理竞赛预赛试题(学生版+解析版) .pdf VIP
- 安全牛:API安全技术应用指南(2024版).pdf VIP
- 2024年浙江省中考统考科学试卷试题真题(含答案解析).pdf VIP
- 《吴门验方》学习笔记.docx VIP
- 新目标大学英语-《综合教学教程》第四册(WELearn答案解析).DOC VIP
文档评论(0)