- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
eda信号发生器设计 - 副本
信号发生器报告
设计中它能够产生多种波形,如正弦波,三角波,方波等,并能实现对各种波改。正因为其在生活中应用的重要性,人们它做了大量的研究,总结出了许多实现方式。可以基于FPGA 、VHDL、单片机、DOS技能、数字电路等多种方法实现。
本设计是采用VHDL来实现的简易发生器。它能产生正弦波,三角波,方波。EDA是电子设计自动化(Electronic Design Automation)缩写EDA技术是以计算机为工具,根据硬件描述语言HDL( Hardware Description language)完成的设计文件,自动地完成逻辑编译、化简、分割、综合及优化、布局布线、仿真以及对于特定目标芯片的适配编译和编程下载等工作。)
Quartus II 是Altera公司的综合性PLD开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。
2 设计流程
基于VHDL语言设计一个简易,通过选入输入信号,可以输出正弦波三角波方波种波形信号。发生器的控制模块可以用数据选择器实现,种信号的信号选择可以用选1数据选择器实现。同时本设计使用的方法,对正弦波三角波方波和选1数据选择器元件进行调用。简易选1数据选择器
正弦波的产生思想是将对模拟波形采样后的编码存入定义好的ROM中,再根据时钟循环的将这些编码顺序输出,在输出端将经过数模转换器转换后的模拟信号接入示波器即可显示正弦波形。产生正弦波的VHDL代码如下:
library ieee;
use ieee.std_logic_1164.all;
entity sin2 is
port(clock,sel:in std_logic;
dout4:out integer range 0 to 255);
end sin2;
architecture bhv of sin2 is
type mem_type is array(0 to 63) of integer range 0 to 255;
constant mem:mem_type:=(255,254,252,249,245,239,233,225,
217,207,197,186,174,162,150,137,
124,112,99,87,75,64,53,43,34,
26,19,13,8,4,1,0,0,1,4,8,
13,19,26,34,43,53,64,75,87,99,
112,124,137,150,162,174,186,197,207,
217,225,233,239,245,249,252,254,255);
signal address:integer range 0 to 63;
begin
process(clock)
begin
if clockevent and clock=1 then
if address63 then
address=0;
else
if sel=1 then
address=address+1;
dout4=(mem(address))/2;
else
address=address+1;
dout4=mem(address);
end if;
end if;
end if;
end process;
end bhv;
3.2三角波设计
三角波的产生思想是将对模拟波形采样后的编码存入定义好的ROM中,再根据时钟循环的将这些编码顺序输出,在输出端将经过数模转换器转换后的模拟信号接入示波器即可显示三角波形。产生三角波的VHDL代码如下:
library ieee;
use ieee.std_logic_1164.all;
entity sanjiao is
port(clock,sel:in std_logic;
dout3:out integer range 0 to 255);
end sanjiao;
architecture bhv of sanjiao is
type mem_type is array(0 to 63) of integer range 0 to 255;
constant mem:mem_type:=(0,8,16,24,32,40,48,56,
文档评论(0)