- 6
- 0
- 约1.46万字
- 约 21页
- 2016-11-22 发布于贵州
- 举报
基于FPGA的出车计价器设计
西安邮电学院
FPGA课程设计报告
题 目: 基于FPGA的出租车计价器设计
院 系: 电子工程学院
专业班级: 微电子0901
学生姓名: 李欢
导师姓名: 黄海生
起止时间: 12.6.18 至 12.6.29
2012年 7 月 1 日
基于FPGA的出租车计价器设计
摘要
介绍了出租车计费器系统的组成及工作原理,简述了在EDA平台上用器件构成该数字系统的设计思想和实现过程。论述了计程模块计费模块动态译码模块等的设计方法与技巧。
随着EDA技术的高速发展,电子系统的设计技术发生了深刻的变化,大规模可编程逻辑器件CPLD/FPGA的出现,给设计人员带来了诸多方便。利用它进行产品开发,不仅成本低、周期短、可靠性高,而且具有完全的知识产权。本文介绍了一个以Altera公司可编程逻辑芯片为控制核心、附加一定外围电路组成的出租车计费器系统。随着社会的不断进步,人们生活水平的不断提高,出租车逐渐成为人们日常生活不可缺少的交通工具。而计价器作为出租车的一个重要组成部分,关系着出租车司机和乘客双方利益,起着重要的作用
原创力文档

文档评论(0)